diff options
| -rw-r--r-- | include/linux/mfd/da9063/registers.h | 1028 |
1 files changed, 1028 insertions, 0 deletions
diff --git a/include/linux/mfd/da9063/registers.h b/include/linux/mfd/da9063/registers.h new file mode 100644 index 000000000000..5834813fb5f3 --- /dev/null +++ b/include/linux/mfd/da9063/registers.h | |||
| @@ -0,0 +1,1028 @@ | |||
| 1 | /* | ||
| 2 | * Registers definition for DA9063 modules | ||
| 3 | * | ||
| 4 | * Copyright 2012 Dialog Semiconductor Ltd. | ||
| 5 | * | ||
| 6 | * Author: Michal Hajduk <michal.hajduk@diasemi.com> | ||
| 7 | * Krystian Garbaciak <krystian.garbaciak@diasemi.com> | ||
| 8 | * | ||
| 9 | * This program is free software; you can redistribute it and/or modify it | ||
| 10 | * under the terms of the GNU General Public License as published by the | ||
| 11 | * Free Software Foundation; either version 2 of the License, or (at your | ||
| 12 | * option) any later version. | ||
| 13 | * | ||
| 14 | */ | ||
| 15 | |||
| 16 | #ifndef _DA9063_REG_H | ||
| 17 | #define _DA9063_REG_H | ||
| 18 | |||
| 19 | #define DA9063_I2C_PAGE_SEL_SHIFT 1 | ||
| 20 | |||
| 21 | #define DA9063_EVENT_REG_NUM 4 | ||
| 22 | #define DA9210_EVENT_REG_NUM 2 | ||
| 23 | #define DA9063_EXT_EVENT_REG_NUM (DA9063_EVENT_REG_NUM + \ | ||
| 24 | DA9210_EVENT_REG_NUM) | ||
| 25 | |||
| 26 | /* Page selection I2C or SPI always in the begining of any page. */ | ||
| 27 | /* Page 0 : I2C access 0x000 - 0x0FF SPI access 0x000 - 0x07F */ | ||
| 28 | /* Page 1 : SPI access 0x080 - 0x0FF */ | ||
| 29 | /* Page 2 : I2C access 0x100 - 0x1FF SPI access 0x100 - 0x17F */ | ||
| 30 | /* Page 3 : SPI access 0x180 - 0x1FF */ | ||
| 31 | #define DA9063_REG_PAGE_CON 0x00 | ||
| 32 | |||
| 33 | /* System Control and Event Registers */ | ||
| 34 | #define DA9063_REG_STATUS_A 0x01 | ||
| 35 | #define DA9063_REG_STATUS_B 0x02 | ||
| 36 | #define DA9063_REG_STATUS_C 0x03 | ||
| 37 | #define DA9063_REG_STATUS_D 0x04 | ||
| 38 | #define DA9063_REG_FAULT_LOG 0x05 | ||
| 39 | #define DA9063_REG_EVENT_A 0x06 | ||
| 40 | #define DA9063_REG_EVENT_B 0x07 | ||
| 41 | #define DA9063_REG_EVENT_C 0x08 | ||
| 42 | #define DA9063_REG_EVENT_D 0x09 | ||
| 43 | #define DA9063_REG_IRQ_MASK_A 0x0A | ||
| 44 | #define DA9063_REG_IRQ_MASK_B 0x0B | ||
| 45 | #define DA9063_REG_IRQ_MASK_C 0x0C | ||
| 46 | #define DA9063_REG_IRQ_MASK_D 0x0D | ||
| 47 | #define DA9063_REG_CONTROL_A 0x0E | ||
| 48 | #define DA9063_REG_CONTROL_B 0x0F | ||
| 49 | #define DA9063_REG_CONTROL_C 0x10 | ||
| 50 | #define DA9063_REG_CONTROL_D 0x11 | ||
| 51 | #define DA9063_REG_CONTROL_E 0x12 | ||
| 52 | #define DA9063_REG_CONTROL_F 0x13 | ||
| 53 | #define DA9063_REG_PD_DIS 0x14 | ||
| 54 | |||
| 55 | /* GPIO Control Registers */ | ||
| 56 | #define DA9063_REG_GPIO_0_1 0x15 | ||
| 57 | #define DA9063_REG_GPIO_2_3 0x16 | ||
| 58 | #define DA9063_REG_GPIO_4_5 0x17 | ||
| 59 | #define DA9063_REG_GPIO_6_7 0x18 | ||
| 60 | #define DA9063_REG_GPIO_8_9 0x19 | ||
| 61 | #define DA9063_REG_GPIO_10_11 0x1A | ||
| 62 | #define DA9063_REG_GPIO_12_13 0x1B | ||
| 63 | #define DA9063_REG_GPIO_14_15 0x1C | ||
| 64 | #define DA9063_REG_GPIO_MODE_0_7 0x1D | ||
| 65 | #define DA9063_REG_GPIO_MODE_8_15 0x1E | ||
| 66 | #define DA9063_REG_GPIO_SWITCH_CONT 0x1F | ||
| 67 | |||
| 68 | /* Regulator Control Registers */ | ||
| 69 | #define DA9063_REG_BCORE2_CONT 0x20 | ||
| 70 | #define DA9063_REG_BCORE1_CONT 0x21 | ||
| 71 | #define DA9063_REG_BPRO_CONT 0x22 | ||
| 72 | #define DA9063_REG_BMEM_CONT 0x23 | ||
| 73 | #define DA9063_REG_BIO_CONT 0x24 | ||
| 74 | #define DA9063_REG_BPERI_CONT 0x25 | ||
| 75 | #define DA9063_REG_LDO1_CONT 0x26 | ||
| 76 | #define DA9063_REG_LDO2_CONT 0x27 | ||
| 77 | #define DA9063_REG_LDO3_CONT 0x28 | ||
| 78 | #define DA9063_REG_LDO4_CONT 0x29 | ||
| 79 | #define DA9063_REG_LDO5_CONT 0x2A | ||
| 80 | #define DA9063_REG_LDO6_CONT 0x2B | ||
| 81 | #define DA9063_REG_LDO7_CONT 0x2C | ||
| 82 | #define DA9063_REG_LDO8_CONT 0x2D | ||
| 83 | #define DA9063_REG_LDO9_CONT 0x2E | ||
| 84 | #define DA9063_REG_LDO10_CONT 0x2F | ||
| 85 | #define DA9063_REG_LDO11_CONT 0x30 | ||
| 86 | #define DA9063_REG_VIB 0x31 | ||
| 87 | #define DA9063_REG_DVC_1 0x32 | ||
| 88 | #define DA9063_REG_DVC_2 0x33 | ||
| 89 | |||
| 90 | /* GP-ADC Control Registers */ | ||
| 91 | #define DA9063_REG_ADC_MAN 0x34 | ||
| 92 | #define DA9063_REG_ADC_CONT 0x35 | ||
| 93 | #define DA9063_REG_VSYS_MON 0x36 | ||
| 94 | #define DA9063_REG_ADC_RES_L 0x37 | ||
| 95 | #define DA9063_REG_ADC_RES_H 0x38 | ||
| 96 | #define DA9063_REG_VSYS_RES 0x39 | ||
| 97 | #define DA9063_REG_ADCIN1_RES 0x3A | ||
| 98 | #define DA9063_REG_ADCIN2_RES 0x3B | ||
| 99 | #define DA9063_REG_ADCIN3_RES 0x3C | ||
| 100 | #define DA9063_REG_MON1_RES 0x3D | ||
| 101 | #define DA9063_REG_MON2_RES 0x3E | ||
| 102 | #define DA9063_REG_MON3_RES 0x3F | ||
| 103 | |||
| 104 | /* RTC Calendar and Alarm Registers */ | ||
| 105 | #define DA9063_REG_COUNT_S 0x40 | ||
| 106 | #define DA9063_REG_COUNT_MI 0x41 | ||
| 107 | #define DA9063_REG_COUNT_H 0x42 | ||
| 108 | #define DA9063_REG_COUNT_D 0x43 | ||
| 109 | #define DA9063_REG_COUNT_MO 0x44 | ||
| 110 | #define DA9063_REG_COUNT_Y 0x45 | ||
| 111 | #define DA9063_REG_ALARM_MI 0x46 | ||
| 112 | #define DA9063_REG_ALARM_H 0x47 | ||
| 113 | #define DA9063_REG_ALARM_D 0x48 | ||
| 114 | #define DA9063_REG_ALARM_MO 0x49 | ||
| 115 | #define DA9063_REG_ALARM_Y 0x4A | ||
| 116 | #define DA9063_REG_SECOND_A 0x4B | ||
| 117 | #define DA9063_REG_SECOND_B 0x4C | ||
| 118 | #define DA9063_REG_SECOND_C 0x4D | ||
| 119 | #define DA9063_REG_SECOND_D 0x4E | ||
| 120 | |||
| 121 | /* Sequencer Control Registers */ | ||
| 122 | #define DA9063_REG_SEQ 0x81 | ||
| 123 | #define DA9063_REG_SEQ_TIMER 0x82 | ||
| 124 | #define DA9063_REG_ID_2_1 0x83 | ||
| 125 | #define DA9063_REG_ID_4_3 0x84 | ||
| 126 | #define DA9063_REG_ID_6_5 0x85 | ||
| 127 | #define DA9063_REG_ID_8_7 0x86 | ||
| 128 | #define DA9063_REG_ID_10_9 0x87 | ||
| 129 | #define DA9063_REG_ID_12_11 0x88 | ||
| 130 | #define DA9063_REG_ID_14_13 0x89 | ||
| 131 | #define DA9063_REG_ID_16_15 0x8A | ||
| 132 | #define DA9063_REG_ID_18_17 0x8B | ||
| 133 | #define DA9063_REG_ID_20_19 0x8C | ||
| 134 | #define DA9063_REG_ID_22_21 0x8D | ||
| 135 | #define DA9063_REG_ID_24_23 0x8E | ||
| 136 | #define DA9063_REG_ID_26_25 0x8F | ||
| 137 | #define DA9063_REG_ID_28_27 0x90 | ||
| 138 | #define DA9063_REG_ID_30_29 0x91 | ||
| 139 | #define DA9063_REG_ID_32_31 0x92 | ||
| 140 | #define DA9063_REG_SEQ_A 0x95 | ||
| 141 | #define DA9063_REG_SEQ_B 0x96 | ||
| 142 | #define DA9063_REG_WAIT 0x97 | ||
| 143 | #define DA9063_REG_EN_32K 0x98 | ||
| 144 | #define DA9063_REG_RESET 0x99 | ||
| 145 | |||
| 146 | /* Regulator Setting Registers */ | ||
| 147 | #define DA9063_REG_BUCK_ILIM_A 0x9A | ||
| 148 | #define DA9063_REG_BUCK_ILIM_B 0x9B | ||
| 149 | #define DA9063_REG_BUCK_ILIM_C 0x9C | ||
| 150 | #define DA9063_REG_BCORE2_CFG 0x9D | ||
| 151 | #define DA9063_REG_BCORE1_CFG 0x9E | ||
| 152 | #define DA9063_REG_BPRO_CFG 0x9F | ||
| 153 | #define DA9063_REG_BIO_CFG 0xA0 | ||
| 154 | #define DA9063_REG_BMEM_CFG 0xA1 | ||
| 155 | #define DA9063_REG_BPERI_CFG 0xA2 | ||
| 156 | #define DA9063_REG_VBCORE2_A 0xA3 | ||
| 157 | #define DA9063_REG_VBCORE1_A 0xA4 | ||
| 158 | #define DA9063_REG_VBPRO_A 0xA5 | ||
| 159 | #define DA9063_REG_VBMEM_A 0xA6 | ||
| 160 | #define DA9063_REG_VBIO_A 0xA7 | ||
| 161 | #define DA9063_REG_VBPERI_A 0xA8 | ||
| 162 | #define DA9063_REG_VLDO1_A 0xA9 | ||
| 163 | #define DA9063_REG_VLDO2_A 0xAA | ||
| 164 | #define DA9063_REG_VLDO3_A 0xAB | ||
| 165 | #define DA9063_REG_VLDO4_A 0xAC | ||
| 166 | #define DA9063_REG_VLDO5_A 0xAD | ||
| 167 | #define DA9063_REG_VLDO6_A 0xAE | ||
| 168 | #define DA9063_REG_VLDO7_A 0xAF | ||
| 169 | #define DA9063_REG_VLDO8_A 0xB0 | ||
| 170 | #define DA9063_REG_VLDO9_A 0xB1 | ||
| 171 | #define DA9063_REG_VLDO10_A 0xB2 | ||
| 172 | #define DA9063_REG_VLDO11_A 0xB3 | ||
| 173 | #define DA9063_REG_VBCORE2_B 0xB4 | ||
| 174 | #define DA9063_REG_VBCORE1_B 0xB5 | ||
| 175 | #define DA9063_REG_VBPRO_B 0xB6 | ||
| 176 | #define DA9063_REG_VBMEM_B 0xB7 | ||
| 177 | #define DA9063_REG_VBIO_B 0xB8 | ||
| 178 | #define DA9063_REG_VBPERI_B 0xB9 | ||
| 179 | #define DA9063_REG_VLDO1_B 0xBA | ||
| 180 | #define DA9063_REG_VLDO2_B 0xBB | ||
| 181 | #define DA9063_REG_VLDO3_B 0xBC | ||
| 182 | #define DA9063_REG_VLDO4_B 0xBD | ||
| 183 | #define DA9063_REG_VLDO5_B 0xBE | ||
| 184 | #define DA9063_REG_VLDO6_B 0xBF | ||
| 185 | #define DA9063_REG_VLDO7_B 0xC0 | ||
| 186 | #define DA9063_REG_VLDO8_B 0xC1 | ||
| 187 | #define DA9063_REG_VLDO9_B 0xC2 | ||
| 188 | #define DA9063_REG_VLDO10_B 0xC3 | ||
| 189 | #define DA9063_REG_VLDO11_B 0xC4 | ||
| 190 | |||
| 191 | /* Backup Battery Charger Control Register */ | ||
| 192 | #define DA9063_REG_BBAT_CONT 0xC5 | ||
| 193 | |||
| 194 | /* GPIO PWM (LED) */ | ||
| 195 | #define DA9063_REG_GPO11_LED 0xC6 | ||
| 196 | #define DA9063_REG_GPO14_LED 0xC7 | ||
| 197 | #define DA9063_REG_GPO15_LED 0xC8 | ||
| 198 | |||
| 199 | /* GP-ADC Threshold Registers */ | ||
| 200 | #define DA9063_REG_ADC_CFG 0xC9 | ||
| 201 | #define DA9063_REG_AUTO1_HIGH 0xCA | ||
| 202 | #define DA9063_REG_AUTO1_LOW 0xCB | ||
| 203 | #define DA9063_REG_AUTO2_HIGH 0xCC | ||
| 204 | #define DA9063_REG_AUTO2_LOW 0xCD | ||
| 205 | #define DA9063_REG_AUTO3_HIGH 0xCE | ||
| 206 | #define DA9063_REG_AUTO3_LOW 0xCF | ||
| 207 | |||
| 208 | /* DA9063 Configuration registers */ | ||
| 209 | /* OTP */ | ||
| 210 | #define DA9063_REG_OPT_COUNT 0x101 | ||
| 211 | #define DA9063_REG_OPT_ADDR 0x102 | ||
| 212 | #define DA9063_REG_OPT_DATA 0x103 | ||
| 213 | |||
| 214 | /* Customer Trim and Configuration */ | ||
| 215 | #define DA9063_REG_T_OFFSET 0x104 | ||
| 216 | #define DA9063_REG_INTERFACE 0x105 | ||
| 217 | #define DA9063_REG_CONFIG_A 0x106 | ||
| 218 | #define DA9063_REG_CONFIG_B 0x107 | ||
| 219 | #define DA9063_REG_CONFIG_C 0x108 | ||
| 220 | #define DA9063_REG_CONFIG_D 0x109 | ||
| 221 | #define DA9063_REG_CONFIG_E 0x10A | ||
| 222 | #define DA9063_REG_CONFIG_F 0x10B | ||
| 223 | #define DA9063_REG_CONFIG_G 0x10C | ||
| 224 | #define DA9063_REG_CONFIG_H 0x10D | ||
| 225 | #define DA9063_REG_CONFIG_I 0x10E | ||
| 226 | #define DA9063_REG_CONFIG_J 0x10F | ||
| 227 | #define DA9063_REG_CONFIG_K 0x110 | ||
| 228 | #define DA9063_REG_CONFIG_L 0x111 | ||
| 229 | #define DA9063_REG_MON_REG_1 0x112 | ||
| 230 | #define DA9063_REG_MON_REG_2 0x113 | ||
| 231 | #define DA9063_REG_MON_REG_3 0x114 | ||
| 232 | #define DA9063_REG_MON_REG_4 0x115 | ||
| 233 | #define DA9063_REG_MON_REG_5 0x116 | ||
| 234 | #define DA9063_REG_MON_REG_6 0x117 | ||
| 235 | #define DA9063_REG_TRIM_CLDR 0x118 | ||
| 236 | |||
| 237 | /* General Purpose Registers */ | ||
| 238 | #define DA9063_REG_GP_ID_0 0x119 | ||
| 239 | #define DA9063_REG_GP_ID_1 0x11A | ||
| 240 | #define DA9063_REG_GP_ID_2 0x11B | ||
| 241 | #define DA9063_REG_GP_ID_3 0x11C | ||
| 242 | #define DA9063_REG_GP_ID_4 0x11D | ||
| 243 | #define DA9063_REG_GP_ID_5 0x11E | ||
| 244 | #define DA9063_REG_GP_ID_6 0x11F | ||
| 245 | #define DA9063_REG_GP_ID_7 0x120 | ||
| 246 | #define DA9063_REG_GP_ID_8 0x121 | ||
| 247 | #define DA9063_REG_GP_ID_9 0x122 | ||
| 248 | #define DA9063_REG_GP_ID_10 0x123 | ||
| 249 | #define DA9063_REG_GP_ID_11 0x124 | ||
| 250 | #define DA9063_REG_GP_ID_12 0x125 | ||
| 251 | #define DA9063_REG_GP_ID_13 0x126 | ||
| 252 | #define DA9063_REG_GP_ID_14 0x127 | ||
| 253 | #define DA9063_REG_GP_ID_15 0x128 | ||
| 254 | #define DA9063_REG_GP_ID_16 0x129 | ||
| 255 | #define DA9063_REG_GP_ID_17 0x12A | ||
| 256 | #define DA9063_REG_GP_ID_18 0x12B | ||
| 257 | #define DA9063_REG_GP_ID_19 0x12C | ||
| 258 | |||
| 259 | /* Chip ID and variant */ | ||
| 260 | #define DA9063_REG_CHIP_ID 0x181 | ||
| 261 | #define DA9063_REG_CHIP_VARIANT 0x182 | ||
| 262 | |||
| 263 | /* | ||
| 264 | * PMIC registers bits | ||
| 265 | */ | ||
| 266 | /* DA9063_REG_PAGE_CON (addr=0x00) */ | ||
| 267 | #define DA9063_PEG_PAGE_SHIFT 0 | ||
| 268 | #define DA9063_REG_PAGE_MASK 0x07 | ||
| 269 | #define DA9063_REG_PAGE0 0x00 | ||
| 270 | #define DA9063_REG_PAGE2 0x02 | ||
| 271 | #define DA9063_PAGE_WRITE_MODE 0x00 | ||
| 272 | #define DA9063_REPEAT_WRITE_MODE 0x40 | ||
| 273 | #define DA9063_PAGE_REVERT 0x80 | ||
| 274 | |||
| 275 | /* DA9063_REG_STATUS_A (addr=0x01) */ | ||
| 276 | #define DA9063_NONKEY 0x01 | ||
| 277 | #define DA9063_WAKE 0x02 | ||
| 278 | #define DA9063_DVC_BUSY 0x04 | ||
| 279 | #define DA9063_COMP_1V2 0x08 | ||
| 280 | |||
| 281 | /* DA9063_REG_STATUS_B (addr=0x02) */ | ||
| 282 | #define DA9063_GPI0 0x01 | ||
| 283 | #define DA9063_GPI1 0x02 | ||
| 284 | #define DA9063_GPI2 0x04 | ||
| 285 | #define DA9063_GPI3 0x08 | ||
| 286 | #define DA9063_GPI4 0x10 | ||
| 287 | #define DA9063_GPI5 0x20 | ||
| 288 | #define DA9063_GPI6 0x40 | ||
| 289 | #define DA9063_GPI7 0x80 | ||
| 290 | |||
| 291 | /* DA9063_REG_STATUS_C (addr=0x03) */ | ||
| 292 | #define DA9063_GPI8 0x01 | ||
| 293 | #define DA9063_GPI9 0x02 | ||
| 294 | #define DA9063_GPI10 0x04 | ||
| 295 | #define DA9063_GPI11 0x08 | ||
| 296 | #define DA9063_GPI12 0x10 | ||
| 297 | #define DA9063_GPI13 0x20 | ||
| 298 | #define DA9063_GPI14 0x40 | ||
| 299 | #define DA9063_GPI15 0x80 | ||
| 300 | |||
| 301 | /* DA9063_REG_STATUS_D (addr=0x04) */ | ||
| 302 | #define DA9063_LDO3_LIM 0x08 | ||
| 303 | #define DA9063_LDO4_LIM 0x10 | ||
| 304 | #define DA9063_LDO7_LIM 0x20 | ||
| 305 | #define DA9063_LDO8_LIM 0x40 | ||
| 306 | #define DA9063_LDO11_LIM 0x80 | ||
| 307 | |||
| 308 | /* DA9063_REG_FAULT_LOG (addr=0x05) */ | ||
| 309 | #define DA9063_TWD_ERROR 0x01 | ||
| 310 | #define DA9063_POR 0x02 | ||
| 311 | #define DA9063_VDD_FAULT 0x04 | ||
| 312 | #define DA9063_VDD_START 0x08 | ||
| 313 | #define DA9063_TEMP_CRIT 0x10 | ||
| 314 | #define DA9063_KEY_RESET 0x20 | ||
| 315 | #define DA9063_NSHUTDOWN 0x40 | ||
| 316 | #define DA9063_WAIT_SHUT 0x80 | ||
| 317 | |||
| 318 | /* DA9063_REG_EVENT_A (addr=0x06) */ | ||
| 319 | #define DA9063_E_NONKEY 0x01 | ||
| 320 | #define DA9063_E_ALARM 0x02 | ||
| 321 | #define DA9063_E_TICK 0x04 | ||
| 322 | #define DA9063_E_ADC_RDY 0x08 | ||
| 323 | #define DA9063_E_SEQ_RDY 0x10 | ||
| 324 | #define DA9063_EVENTS_B 0x20 | ||
| 325 | #define DA9063_EVENTS_C 0x40 | ||
| 326 | #define DA9063_EVENTS_D 0x80 | ||
| 327 | |||
| 328 | /* DA9063_REG_EVENT_B (addr=0x07) */ | ||
| 329 | #define DA9063_E_WAKE 0x01 | ||
| 330 | #define DA9063_E_TEMP 0x02 | ||
| 331 | #define DA9063_E_COMP_1V2 0x04 | ||
| 332 | #define DA9063_E_LDO_LIM 0x08 | ||
| 333 | #define DA9063_E_REG_UVOV 0x10 | ||
| 334 | #define DA9063_E_DVC_RDY 0x20 | ||
| 335 | #define DA9063_E_VDD_MON 0x40 | ||
| 336 | #define DA9063_E_VDD_WARN 0x80 | ||
| 337 | |||
| 338 | /* DA9063_REG_EVENT_C (addr=0x08) */ | ||
| 339 | #define DA9063_E_GPI0 0x01 | ||
| 340 | #define DA9063_E_GPI1 0x02 | ||
| 341 | #define DA9063_E_GPI2 0x04 | ||
| 342 | #define DA9063_E_GPI3 0x08 | ||
| 343 | #define DA9063_E_GPI4 0x10 | ||
| 344 | #define DA9063_E_GPI5 0x20 | ||
| 345 | #define DA9063_E_GPI6 0x40 | ||
| 346 | #define DA9063_E_GPI7 0x80 | ||
| 347 | |||
| 348 | /* DA9063_REG_EVENT_D (addr=0x09) */ | ||
| 349 | #define DA9063_E_GPI8 0x01 | ||
| 350 | #define DA9063_E_GPI9 0x02 | ||
| 351 | #define DA9063_E_GPI10 0x04 | ||
| 352 | #define DA9063_E_GPI11 0x08 | ||
| 353 | #define DA9063_E_GPI12 0x10 | ||
| 354 | #define DA9063_E_GPI13 0x20 | ||
| 355 | #define DA9063_E_GPI14 0x40 | ||
| 356 | #define DA9063_E_GPI15 0x80 | ||
| 357 | |||
| 358 | /* DA9063_REG_IRQ_MASK_A (addr=0x0A) */ | ||
| 359 | #define DA9063_M_ONKEY 0x01 | ||
| 360 | #define DA9063_M_ALARM 0x02 | ||
| 361 | #define DA9063_M_TICK 0x04 | ||
| 362 | #define DA9063_M_ADC_RDY 0x08 | ||
| 363 | #define DA9063_M_SEQ_RDY 0x10 | ||
| 364 | |||
| 365 | /* DA9063_REG_IRQ_MASK_B (addr=0x0B) */ | ||
| 366 | #define DA9063_M_WAKE 0x01 | ||
| 367 | #define DA9063_M_TEMP 0x02 | ||
| 368 | #define DA9063_M_COMP_1V2 0x04 | ||
| 369 | #define DA9063_M_LDO_LIM 0x08 | ||
| 370 | #define DA9063_M_UVOV 0x10 | ||
| 371 | #define DA9063_M_DVC_RDY 0x20 | ||
| 372 | #define DA9063_M_VDD_MON 0x40 | ||
| 373 | #define DA9063_M_VDD_WARN 0x80 | ||
| 374 | |||
| 375 | /* DA9063_REG_IRQ_MASK_C (addr=0x0C) */ | ||
| 376 | #define DA9063_M_GPI0 0x01 | ||
| 377 | #define DA9063_M_GPI1 0x02 | ||
| 378 | #define DA9063_M_GPI2 0x04 | ||
| 379 | #define DA9063_M_GPI3 0x08 | ||
| 380 | #define DA9063_M_GPI4 0x10 | ||
| 381 | #define DA9063_M_GPI5 0x20 | ||
| 382 | #define DA9063_M_GPI6 0x40 | ||
| 383 | #define DA9063_M_GPI7 0x80 | ||
| 384 | |||
| 385 | /* DA9063_REG_IRQ_MASK_D (addr=0x0D) */ | ||
| 386 | #define DA9063_M_GPI8 0x01 | ||
| 387 | #define DA9063_M_GPI9 0x02 | ||
| 388 | #define DA9063_M_GPI10 0x04 | ||
| 389 | #define DA9063_M_GPI11 0x08 | ||
| 390 | #define DA9063_M_GPI12 0x10 | ||
| 391 | #define DA9063_M_GPI13 0x20 | ||
| 392 | #define DA9063_M_GPI14 0x40 | ||
| 393 | #define DA9063_M_GPI15 0x80 | ||
| 394 | |||
| 395 | /* DA9063_REG_CONTROL_A (addr=0x0E) */ | ||
| 396 | #define DA9063_SYSTEM_EN 0x01 | ||
| 397 | #define DA9063_POWER_EN 0x02 | ||
| 398 | #define DA9063_POWER1_EN 0x04 | ||
| 399 | #define DA9063_STANDBY 0x08 | ||
| 400 | #define DA9063_M_SYSTEM_EN 0x10 | ||
| 401 | #define DA9063_M_POWER_EN 0x20 | ||
| 402 | #define DA9063_M_POWER1_EN 0x40 | ||
| 403 | #define DA9063_CP_EN 0x80 | ||
| 404 | |||
| 405 | /* DA9063_REG_CONTROL_B (addr=0x0F) */ | ||
| 406 | #define DA9063_CHG_SEL 0x01 | ||
| 407 | #define DA9063_WATCHDOG_PD 0x02 | ||
| 408 | #define DA9063_NRES_MODE 0x08 | ||
| 409 | #define DA9063_NONKEY_LOCK 0x10 | ||
| 410 | |||
| 411 | /* DA9063_REG_CONTROL_C (addr=0x10) */ | ||
| 412 | #define DA9063_DEBOUNCING_MASK 0x07 | ||
| 413 | #define DA9063_DEBOUNCING_OFF 0x0 | ||
| 414 | #define DA9063_DEBOUNCING_0MS1 0x1 | ||
| 415 | #define DA9063_DEBOUNCING_1MS 0x2 | ||
| 416 | #define DA9063_DEBOUNCING_10MS24 0x3 | ||
| 417 | #define DA9063_DEBOUNCING_51MS2 0x4 | ||
| 418 | #define DA9063_DEBOUNCING_256MS 0x5 | ||
| 419 | #define DA9063_DEBOUNCING_512MS 0x6 | ||
| 420 | #define DA9063_DEBOUNCING_1024MS 0x7 | ||
| 421 | |||
| 422 | #define DA9063_AUTO_BOOT 0x08 | ||
| 423 | #define DA9063_OTPREAD_EN 0x10 | ||
| 424 | #define DA9063_SLEW_RATE_MASK 0x60 | ||
| 425 | #define DA9063_SLEW_RATE_4US 0x00 | ||
| 426 | #define DA9063_SLEW_RATE_3US 0x20 | ||
| 427 | #define DA9063_SLEW_RATE_1US 0x40 | ||
| 428 | #define DA9063_SLEW_RATE_0US5 0x60 | ||
| 429 | #define DA9063_DEF_SUPPLY 0x80 | ||
| 430 | |||
| 431 | /* DA9063_REG_CONTROL_D (addr=0x11) */ | ||
| 432 | #define DA9063_TWDSCALE_MASK 0x07 | ||
| 433 | #define DA9063_BLINK_FRQ_MASK 0x38 | ||
| 434 | #define DA9063_BLINK_FRQ_OFF 0x00 | ||
| 435 | #define DA9063_BLINK_FRQ_1S0 0x08 | ||
| 436 | #define DA9063_BLINK_FRQ_2S0 0x10 | ||
| 437 | #define DA9063_BLINK_FRQ_4S0 0x18 | ||
| 438 | #define DA9063_BLINK_FRQ_0S18 0x20 | ||
| 439 | #define DA9063_BLINK_FRQ_2S0_VDD 0x28 | ||
| 440 | #define DA9063_BLINK_FRQ_4S0_VDD 0x30 | ||
| 441 | #define DA9063_BLINK_FRQ_0S18_VDD 0x38 | ||
| 442 | |||
| 443 | #define DA9063_BLINK_DUR_MASK 0xC0 | ||
| 444 | #define DA9063_BLINK_DUR_10MS 0x00 | ||
| 445 | #define DA9063_BLINK_DUR_20MS 0x40 | ||
| 446 | #define DA9063_BLINK_DUR_40MS 0x80 | ||
| 447 | #define DA9063_BLINK_DUR_20MSDBL 0xC0 | ||
| 448 | |||
| 449 | /* DA9063_REG_CONTROL_E (addr=0x12) */ | ||
| 450 | #define DA9063_RTC_MODE_PD 0x01 | ||
| 451 | #define DA9063_RTC_MODE_SD 0x02 | ||
| 452 | #define DA9063_RTC_EN 0x04 | ||
| 453 | #define DA9063_ECO_MODE 0x08 | ||
| 454 | #define DA9063_PM_FB1_PIN 0x10 | ||
| 455 | #define DA9063_PM_FB2_PIN 0x20 | ||
| 456 | #define DA9063_PM_FB3_PIN 0x40 | ||
| 457 | #define DA9063_V_LOCK 0x80 | ||
| 458 | |||
| 459 | /* DA9063_REG_CONTROL_F (addr=0x13) */ | ||
| 460 | #define DA9063_WATCHDOG 0x01 | ||
| 461 | #define DA9063_SHUTDOWN 0x02 | ||
| 462 | #define DA9063_WAKE_UP 0x04 | ||
| 463 | |||
| 464 | /* DA9063_REG_PD_DIS (addr=0x14) */ | ||
| 465 | #define DA9063_GPI_DIS 0x01 | ||
| 466 | #define DA9063_GPADC_PAUSE 0x02 | ||
| 467 | #define DA9063_PMIF_DIS 0x04 | ||
| 468 | #define DA9063_HS2WIRE_DIS 0x08 | ||
| 469 | #define DA9063_BBAT_DIS 0x20 | ||
| 470 | #define DA9063_OUT_32K_PAUSE 0x40 | ||
| 471 | #define DA9063_PMCONT_DIS 0x80 | ||
| 472 | |||
| 473 | /* DA9063_REG_GPIO_0_1 (addr=0x15) */ | ||
| 474 | #define DA9063_GPIO0_PIN_MASK 0x03 | ||
| 475 | #define DA9063_GPIO0_PIN_ADCIN1 0x00 | ||
| 476 | #define DA9063_GPIO0_PIN_GPI 0x01 | ||
| 477 | #define DA9063_GPIO0_PIN_GPO_OD 0x02 | ||
| 478 | #define DA9063_GPIO0_PIN_GPO 0x03 | ||
| 479 | #define DA9063_GPIO0_TYPE 0x04 | ||
| 480 | #define DA9063_GPIO0_TYPE_GPI_ACT_LOW 0x00 | ||
| 481 | #define DA9063_GPIO0_TYPE_GPO_VDD_IO1 0x00 | ||
| 482 | #define DA9063_GPIO0_TYPE_GPI_ACT_HIGH 0x04 | ||
| 483 | #define DA9063_GPIO0_TYPE_GPO_VDD_IO2 0x04 | ||
| 484 | #define DA9063_GPIO0_NO_WAKEUP 0x08 | ||
| 485 | #define DA9063_GPIO1_PIN_MASK 0x30 | ||
| 486 | #define DA9063_GPIO1_PIN_ADCIN2_COMP 0x00 | ||
| 487 | #define DA9063_GPIO1_PIN_GPI 0x10 | ||
| 488 | #define DA9063_GPIO1_PIN_GPO_OD 0x20 | ||
| 489 | #define DA9063_GPIO1_PIN_GPO 0x30 | ||
| 490 | #define DA9063_GPIO1_TYPE 0x40 | ||
| 491 | #define DA9063_GPIO1_TYPE_GPI_ACT_LOW 0x00 | ||
| 492 | #define DA9063_GPIO1_TYPE_GPO_VDD_IO1 0x00 | ||
| 493 | #define DA9063_GPIO1_TYPE_GPI_ACT_HIGH 0x04 | ||
| 494 | #define DA9063_GPIO1_TYPE_GPO_VDD_IO2 0x04 | ||
| 495 | #define DA9063_GPIO1_NO_WAKEUP 0x80 | ||
| 496 | |||
| 497 | /* DA9063_REG_GPIO_2_3 (addr=0x16) */ | ||
| 498 | #define DA9063_GPIO2_PIN_MASK 0x03 | ||
| 499 | #define DA9063_GPIO2_PIN_ADCIN3 0x00 | ||
| 500 | #define DA9063_GPIO2_PIN_GPI 0x01 | ||
| 501 | #define DA9063_GPIO2_PIN_GPO_PSS 0x02 | ||
| 502 | #define DA9063_GPIO2_PIN_GPO 0x03 | ||
| 503 | #define DA9063_GPIO2_TYPE 0x04 | ||
| 504 | #define DA9063_GPIO2_TYPE_GPI_ACT_LOW 0x00 | ||
| 505 | #define DA9063_GPIO2_TYPE_GPO_VDD_IO1 0x00 | ||
| 506 | #define DA9063_GPIO2_TYPE_GPI_ACT_HIGH 0x04 | ||
| 507 | #define DA9063_GPIO2_TYPE_GPO_VDD_IO2 0x04 | ||
| 508 | #define DA9063_GPIO2_NO_WAKEUP 0x08 | ||
| 509 | #define DA9063_GPIO3_PIN_MASK 0x30 | ||
| 510 | #define DA9063_GPIO3_PIN_CORE_SW_G 0x00 | ||
| 511 | #define DA9063_GPIO3_PIN_GPI 0x10 | ||
| 512 | #define DA9063_GPIO3_PIN_GPO_OD 0x20 | ||
| 513 | #define DA9063_GPIO3_PIN_GPO 0x30 | ||
| 514 | #define DA9063_GPIO3_TYPE 0x40 | ||
| 515 | #define DA9063_GPIO3_TYPE_GPI_ACT_LOW 0x00 | ||
| 516 | #define DA9063_GPIO3_TYPE_GPO_VDD_IO1 0x00 | ||
| 517 | #define DA9063_GPIO3_TYPE_GPI_ACT_HIGH 0x04 | ||
| 518 | #define DA9063_GPIO3_TYPE_GPO_VDD_IO2 0x04 | ||
| 519 | #define DA9063_GPIO3_NO_WAKEUP 0x80 | ||
| 520 | |||
| 521 | /* DA9063_REG_GPIO_4_5 (addr=0x17) */ | ||
| 522 | #define DA9063_GPIO4_PIN_MASK 0x03 | ||
| 523 | #define DA9063_GPIO4_PIN_CORE_SW_S 0x00 | ||
| 524 | #define DA9063_GPIO4_PIN_GPI 0x01 | ||
| 525 | #define DA9063_GPIO4_PIN_GPO_OD 0x02 | ||
| 526 | #define DA9063_GPIO4_PIN_GPO 0x03 | ||
| 527 | #define DA9063_GPIO4_TYPE 0x04 | ||
| 528 | #define DA9063_GPIO4_TYPE_GPI_ACT_LOW 0x00 | ||
| 529 | #define DA9063_GPIO4_TYPE_GPO_VDD_IO1 0x00 | ||
| 530 | #define DA9063_GPIO4_TYPE_GPI_ACT_HIGH 0x04 | ||
| 531 | #define DA9063_GPIO4_TYPE_GPO_VDD_IO2 0x04 | ||
| 532 | #define DA9063_GPIO4_NO_WAKEUP 0x08 | ||
| 533 | #define DA9063_GPIO5_PIN_MASK 0x30 | ||
| 534 | #define DA9063_GPIO5_PIN_PERI_SW_G 0x00 | ||
| 535 | #define DA9063_GPIO5_PIN_GPI 0x10 | ||
| 536 | #define DA9063_GPIO5_PIN_GPO_OD 0x20 | ||
| 537 | #define DA9063_GPIO5_PIN_GPO 0x30 | ||
| 538 | #define DA9063_GPIO5_TYPE 0x40 | ||
| 539 | #define DA9063_GPIO5_TYPE_GPI_ACT_LOW 0x00 | ||
| 540 | #define DA9063_GPIO5_TYPE_GPO_VDD_IO1 0x00 | ||
| 541 | #define DA9063_GPIO5_TYPE_GPI_ACT_HIGH 0x04 | ||
| 542 | #define DA9063_GPIO5_TYPE_GPO_VDD_IO2 0x04 | ||
| 543 | #define DA9063_GPIO5_NO_WAKEUP 0x80 | ||
| 544 | |||
| 545 | /* DA9063_REG_GPIO_6_7 (addr=0x18) */ | ||
| 546 | #define DA9063_GPIO6_PIN_MASK 0x03 | ||
| 547 | #define DA9063_GPIO6_PIN_PERI_SW_S 0x00 | ||
| 548 | #define DA9063_GPIO6_PIN_GPI 0x01 | ||
| 549 | #define DA9063_GPIO6_PIN_GPO_OD 0x02 | ||
| 550 | #define DA9063_GPIO6_PIN_GPO 0x03 | ||
| 551 | #define DA9063_GPIO6_TYPE 0x04 | ||
| 552 | #define DA9063_GPIO6_TYPE_GPI_ACT_LOW 0x00 | ||
| 553 | #define DA9063_GPIO6_TYPE_GPO_VDD_IO1 0x00 | ||
| 554 | #define DA9063_GPIO6_TYPE_GPI_ACT_HIGH 0x04 | ||
| 555 | #define DA9063_GPIO6_TYPE_GPO_VDD_IO2 0x04 | ||
| 556 | #define DA9063_GPIO6_NO_WAKEUP 0x08 | ||
| 557 | #define DA9063_GPIO7_PIN_MASK 0x30 | ||
| 558 | #define DA9063_GPIO7_PIN_GPI 0x10 | ||
| 559 | #define DA9063_GPIO7_PIN_GPO_PSS 0x20 | ||
| 560 | #define DA9063_GPIO7_PIN_GPO 0x30 | ||
| 561 | #define DA9063_GPIO7_TYPE 0x40 | ||
| 562 | #define DA9063_GPIO7_TYPE_GPI_ACT_LOW 0x00 | ||
| 563 | #define DA9063_GPIO7_TYPE_GPO_VDD_IO1 0x00 | ||
| 564 | #define DA9063_GPIO7_TYPE_GPI_ACT_HIGH 0x04 | ||
| 565 | #define DA9063_GPIO7_TYPE_GPO_VDD_IO2 0x04 | ||
| 566 | #define DA9063_GPIO7_NO_WAKEUP 0x80 | ||
| 567 | |||
| 568 | /* DA9063_REG_GPIO_8_9 (addr=0x19) */ | ||
| 569 | #define DA9063_GPIO8_PIN_MASK 0x03 | ||
| 570 | #define DA9063_GPIO8_PIN_GPI_SYS_EN 0x00 | ||
| 571 | #define DA9063_GPIO8_PIN_GPI 0x01 | ||
| 572 | #define DA9063_GPIO8_PIN_GPO_PSS 0x02 | ||
| 573 | #define DA9063_GPIO8_PIN_GPO 0x03 | ||
| 574 | #define DA9063_GPIO8_TYPE 0x04 | ||
| 575 | #define DA9063_GPIO8_TYPE_GPI_ACT_LOW 0x00 | ||
| 576 | #define DA9063_GPIO8_TYPE_GPO_VDD_IO1 0x00 | ||
| 577 | #define DA9063_GPIO8_TYPE_GPI_ACT_HIGH 0x04 | ||
| 578 | #define DA9063_GPIO8_TYPE_GPO_VDD_IO2 0x04 | ||
| 579 | #define DA9063_GPIO8_NO_WAKEUP 0x08 | ||
| 580 | #define DA9063_GPIO9_PIN_MASK 0x30 | ||
| 581 | #define DA9063_GPIO9_PIN_GPI_PWR_EN 0x00 | ||
| 582 | #define DA9063_GPIO9_PIN_GPI 0x10 | ||
| 583 | #define DA9063_GPIO9_PIN_GPO_PSS 0x20 | ||
| 584 | #define DA9063_GPIO9_PIN_GPO 0x30 | ||
| 585 | #define DA9063_GPIO9_TYPE 0x40 | ||
| 586 | #define DA9063_GPIO9_TYPE_GPI_ACT_LOW 0x00 | ||
| 587 | #define DA9063_GPIO9_TYPE_GPO_VDD_IO1 0x00 | ||
| 588 | #define DA9063_GPIO9_TYPE_GPI_ACT_HIGH 0x04 | ||
| 589 | #define DA9063_GPIO9_TYPE_GPO_VDD_IO2 0x04 | ||
| 590 | #define DA9063_GPIO9_NO_WAKEUP 0x80 | ||
| 591 | |||
| 592 | /* DA9063_REG_GPIO_10_11 (addr=0x1A) */ | ||
| 593 | #define DA9063_GPIO10_PIN_MASK 0x03 | ||
| 594 | #define DA9063_GPIO10_PIN_GPI_PWR1_EN 0x00 | ||
| 595 | #define DA9063_GPIO10_PIN_GPI 0x01 | ||
| 596 | #define DA9063_GPIO10_PIN_GPO_OD 0x02 | ||
| 597 | #define DA9063_GPIO10_PIN_GPO 0x03 | ||
| 598 | #define DA9063_GPIO10_TYPE 0x04 | ||
| 599 | #define DA9063_GPIO10_TYPE_GPI_ACT_LOW 0x00 | ||
| 600 | #define DA9063_GPIO10_TYPE_GPO_VDD_IO1 0x00 | ||
| 601 | #define DA9063_GPIO10_TYPE_GPI_ACT_HIGH 0x04 | ||
| 602 | #define DA9063_GPIO10_TYPE_GPO_VDD_IO2 0x04 | ||
| 603 | #define DA9063_GPIO10_NO_WAKEUP 0x08 | ||
| 604 | #define DA9063_GPIO11_PIN_MASK 0x30 | ||
| 605 | #define DA9063_GPIO11_PIN_GPO_OD 0x00 | ||
| 606 | #define DA9063_GPIO11_PIN_GPI 0x10 | ||
| 607 | #define DA9063_GPIO11_PIN_GPO_PSS 0x20 | ||
| 608 | #define DA9063_GPIO11_PIN_GPO 0x30 | ||
| 609 | #define DA9063_GPIO11_TYPE 0x40 | ||
| 610 | #define DA9063_GPIO11_TYPE_GPI_ACT_LOW 0x00 | ||
| 611 | #define DA9063_GPIO11_TYPE_GPO_VDD_IO1 0x00 | ||
| 612 | #define DA9063_GPIO11_TYPE_GPI_ACT_HIGH 0x04 | ||
| 613 | #define DA9063_GPIO11_TYPE_GPO_VDD_IO2 0x04 | ||
| 614 | #define DA9063_GPIO11_NO_WAKEUP 0x80 | ||
| 615 | |||
| 616 | /* DA9063_REG_GPIO_12_13 (addr=0x1B) */ | ||
| 617 | #define DA9063_GPIO12_PIN_MASK 0x03 | ||
| 618 | #define DA9063_GPIO12_PIN_NVDDFLT_OUT 0x00 | ||
| 619 | #define DA9063_GPIO12_PIN_GPI 0x01 | ||
| 620 | #define DA9063_GPIO12_PIN_VSYSMON_OUT 0x02 | ||
| 621 | #define DA9063_GPIO12_PIN_GPO 0x03 | ||
| 622 | #define DA9063_GPIO12_TYPE 0x04 | ||
| 623 | #define DA9063_GPIO12_TYPE_GPI_ACT_LOW 0x00 | ||
| 624 | #define DA9063_GPIO12_TYPE_GPO_VDD_IO1 0x00 | ||
| 625 | #define DA9063_GPIO12_TYPE_GPI_ACT_HIGH 0x04 | ||
| 626 | #define DA9063_GPIO12_TYPE_GPO_VDD_IO2 0x04 | ||
| 627 | #define DA9063_GPIO12_NO_WAKEUP 0x08 | ||
| 628 | #define DA9063_GPIO13_PIN_MASK 0x30 | ||
| 629 | #define DA9063_GPIO13_PIN_GPFB1_OUT 0x00 | ||
| 630 | #define DA9063_GPIO13_PIN_GPI 0x10 | ||
| 631 | #define DA9063_GPIO13_PIN_GPFB1_OUTOD 0x20 | ||
| 632 | #define DA9063_GPIO13_PIN_GPO 0x30 | ||
| 633 | #define DA9063_GPIO13_TYPE 0x40 | ||
| 634 | #define DA9063_GPIO13_TYPE_GPFB1_OUT 0x00 | ||
| 635 | #define DA9063_GPIO13_TYPE_GPI 0x00 | ||
| 636 | #define DA9063_GPIO13_TYPE_GPFB1_OUTOD 0x04 | ||
| 637 | #define DA9063_GPIO13_TYPE_GPO 0x04 | ||
| 638 | #define DA9063_GPIO13_NO_WAKEUP 0x80 | ||
| 639 | |||
| 640 | /* DA9063_REG_GPIO_14_15 (addr=0x1C) */ | ||
| 641 | #define DA9063_GPIO14_PIN_MASK 0x03 | ||
| 642 | #define DA9063_GPIO14_PIN_GPO_OD 0x00 | ||
| 643 | #define DA9063_GPIO14_PIN_GPI 0x01 | ||
| 644 | #define DA9063_GPIO14_PIN_HS2DATA 0x02 | ||
| 645 | #define DA9063_GPIO14_PIN_GPO 0x03 | ||
| 646 | #define DA9063_GPIO14_TYPE 0x04 | ||
| 647 | #define DA9063_GPIO14_TYPE_GPI_ACT_LOW 0x00 | ||
| 648 | #define DA9063_GPIO14_TYPE_GPO_VDD_IO1 0x00 | ||
| 649 | #define DA9063_GPIO14_TYPE_GPI_ACT_HIGH 0x04 | ||
| 650 | #define DA9063_GPIO14_TYPE_GPO_VDD_IO2 0x04 | ||
| 651 | #define DA9063_GPIO14_NO_WAKEUP 0x08 | ||
| 652 | #define DA9063_GPIO15_PIN_MASK 0x30 | ||
| 653 | #define DA9063_GPIO15_PIN_GPO_OD 0x00 | ||
| 654 | #define DA9063_GPIO15_PIN_GPI 0x10 | ||
| 655 | #define DA9063_GPIO15_PIN_GPO 0x30 | ||
| 656 | #define DA9063_GPIO15_TYPE 0x40 | ||
| 657 | #define DA9063_GPIO15_TYPE_GPFB1_OUT 0x00 | ||
| 658 | #define DA9063_GPIO15_TYPE_GPI 0x00 | ||
| 659 | #define DA9063_GPIO15_TYPE_GPFB1_OUTOD 0x04 | ||
| 660 | #define DA9063_GPIO15_TYPE_GPO 0x04 | ||
| 661 | #define DA9063_GPIO15_NO_WAKEUP 0x80 | ||
| 662 | |||
| 663 | /* DA9063_REG_GPIO_MODE_0_7 (addr=0x1D) */ | ||
| 664 | #define DA9063_GPIO0_MODE 0x01 | ||
| 665 | #define DA9063_GPIO1_MODE 0x02 | ||
| 666 | #define DA9063_GPIO2_MODE 0x04 | ||
| 667 | #define DA9063_GPIO3_MODE 0x08 | ||
| 668 | #define DA9063_GPIO4_MODE 0x10 | ||
| 669 | #define DA9063_GPIO5_MODE 0x20 | ||
| 670 | #define DA9063_GPIO6_MODE 0x40 | ||
| 671 | #define DA9063_GPIO7_MODE 0x80 | ||
| 672 | |||
| 673 | /* DA9063_REG_GPIO_MODE_8_15 (addr=0x1E) */ | ||
| 674 | #define DA9063_GPIO8_MODE 0x01 | ||
| 675 | #define DA9063_GPIO9_MODE 0x02 | ||
| 676 | #define DA9063_GPIO10_MODE 0x04 | ||
| 677 | #define DA9063_GPIO11_MODE 0x08 | ||
| 678 | #define DA9063_GPIO11_MODE_LED_ACT_HIGH 0x00 | ||
| 679 | #define DA9063_GPIO11_MODE_LED_ACT_LOW 0x08 | ||
| 680 | #define DA9063_GPIO12_MODE 0x10 | ||
| 681 | #define DA9063_GPIO13_MODE 0x20 | ||
| 682 | #define DA9063_GPIO14_MODE 0x40 | ||
| 683 | #define DA9063_GPIO14_MODE_LED_ACT_HIGH 0x00 | ||
| 684 | #define DA9063_GPIO14_MODE_LED_ACT_LOW 0x40 | ||
| 685 | #define DA9063_GPIO15_MODE 0x80 | ||
| 686 | #define DA9063_GPIO15_MODE_LED_ACT_HIGH 0x00 | ||
| 687 | #define DA9063_GPIO15_MODE_LED_ACT_LOW 0x80 | ||
| 688 | |||
| 689 | /* DA9063_REG_SWITCH_CONT (addr=0x1F) */ | ||
| 690 | #define DA9063_CORE_SW_GPI_MASK 0x03 | ||
| 691 | #define DA9063_CORE_SW_GPI_OFF 0x00 | ||
| 692 | #define DA9063_CORE_SW_GPI_GPIO1 0x01 | ||
| 693 | #define DA9063_CORE_SW_GPI_GPIO2 0x02 | ||
| 694 | #define DA9063_CORE_SW_GPI_GPIO13 0x03 | ||
| 695 | #define DA9063_PERI_SW_GPI_MASK 0x0C | ||
| 696 | #define DA9063_PERI_SW_GPI_OFF 0x00 | ||
| 697 | #define DA9063_PERI_SW_GPI_GPIO1 0x04 | ||
| 698 | #define DA9063_PERI_SW_GPI_GPIO2 0x08 | ||
| 699 | #define DA9063_PERI_SW_GPI_GPIO13 0x0C | ||
| 700 | #define DA9063_SWITCH_SR_MASK 0x30 | ||
| 701 | #define DA9063_SWITCH_SR_1MV 0x00 | ||
| 702 | #define DA9063_SWITCH_SR_5MV 0x10 | ||
| 703 | #define DA9063_SWITCH_SR_10MV 0x20 | ||
| 704 | #define DA9063_SWITCH_SR_50MV 0x30 | ||
| 705 | #define DA9063_SWITCH_SR_DIS 0x40 | ||
| 706 | #define DA9063_CP_EN_MODE 0x80 | ||
| 707 | |||
| 708 | /* DA9063_REGL_Bxxxx_CONT common bits (addr=0x20-0x25) */ | ||
| 709 | #define DA9063_BUCK_EN 0x01 | ||
| 710 | #define DA9063_BUCK_GPI_MASK 0x06 | ||
| 711 | #define DA9063_BUCK_GPI_OFF 0x00 | ||
| 712 | #define DA9063_BUCK_GPI_GPIO1 0x02 | ||
| 713 | #define DA9063_BUCK_GPI_GPIO2 0x04 | ||
| 714 | #define DA9063_BUCK_GPI_GPIO13 0x06 | ||
| 715 | #define DA9063_BUCK_CONF 0x08 | ||
| 716 | #define DA9063_VBUCK_GPI_MASK 0x60 | ||
| 717 | #define DA9063_VBUCK_GPI_OFF 0x00 | ||
| 718 | #define DA9063_VBUCK_GPI_GPIO1 0x20 | ||
| 719 | #define DA9063_VBUCK_GPI_GPIO2 0x40 | ||
| 720 | #define DA9063_VBUCK_GPI_GPIO13 0x60 | ||
| 721 | |||
| 722 | /* DA9063_REG_BCORE1_CONT specific bits (addr=0x21) */ | ||
| 723 | #define DA9063_CORE_SW_EN 0x10 | ||
| 724 | #define DA9063_CORE_SW_CONF 0x80 | ||
| 725 | |||
| 726 | /* DA9063_REG_BPERI_CONT specific bits (addr=0x25) */ | ||
| 727 | #define DA9063_PERI_SW_EN 0x10 | ||
| 728 | #define DA9063_PERI_SW_CONF 0x80 | ||
| 729 | |||
| 730 | /* DA9063_REG_LDOx_CONT common bits (addr=0x26-0x30) */ | ||
| 731 | #define DA9063_LDO_EN 0x01 | ||
| 732 | #define DA9063_LDO_GPI_MASK 0x06 | ||
| 733 | #define DA9063_LDO_GPI_OFF 0x00 | ||
| 734 | #define DA9063_LDO_GPI_GPIO1 0x02 | ||
| 735 | #define DA9063_LDO_GPI_GPIO2 0x04 | ||
| 736 | #define DA9063_LDO_GPI_GPIO13 0x06 | ||
| 737 | #define DA9063_LDO_PD_DIS 0x08 | ||
| 738 | #define DA9063_VLDO_GPI_MASK 0x60 | ||
| 739 | #define DA9063_VLDO_GPI_OFF 0x00 | ||
| 740 | #define DA9063_VLDO_GPI_GPIO1 0x20 | ||
| 741 | #define DA9063_VLDO_GPI_GPIO2 0x40 | ||
| 742 | #define DA9063_VLDO_GPI_GPIO13 0x60 | ||
| 743 | #define DA9063_LDO_CONF 0x80 | ||
| 744 | |||
| 745 | /* DA9063_REG_LDO5_CONT specific bits (addr=0x2A) */ | ||
| 746 | #define DA9063_VLDO5_SEL 0x10 | ||
| 747 | |||
| 748 | /* DA9063_REG_LDO6_CONT specific bits (addr=0x2B) */ | ||
| 749 | #define DA9063_VLDO6_SEL 0x10 | ||
| 750 | |||
| 751 | /* DA9063_REG_LDO7_CONT specific bits (addr=0x2C) */ | ||
| 752 | #define DA9063_VLDO7_SEL 0x10 | ||
| 753 | |||
| 754 | /* DA9063_REG_LDO8_CONT specific bits (addr=0x2D) */ | ||
| 755 | #define DA9063_VLDO8_SEL 0x10 | ||
| 756 | |||
| 757 | /* DA9063_REG_LDO9_CONT specific bits (addr=0x2E) */ | ||
| 758 | #define DA9063_VLDO9_SEL 0x10 | ||
| 759 | |||
| 760 | /* DA9063_REG_LDO10_CONT specific bits (addr=0x2F) */ | ||
| 761 | #define DA9063_VLDO10_SEL 0x10 | ||
| 762 | |||
| 763 | /* DA9063_REG_LDO11_CONT specific bits (addr=0x30) */ | ||
| 764 | #define DA9063_VLDO11_SEL 0x10 | ||
| 765 | |||
| 766 | /* DA9063_REG_VIB (addr=0x31) */ | ||
| 767 | #define DA9063_VIB_SET_MASK 0x3F | ||
| 768 | #define DA9063_VIB_SET_OFF 0 | ||
| 769 | #define DA9063_VIB_SET_MAX 0x3F | ||
| 770 | |||
| 771 | /* DA9063_REG_DVC_1 (addr=0x32) */ | ||
| 772 | #define DA9063_VBCORE1_SEL 0x01 | ||
| 773 | #define DA9063_VBCORE2_SEL 0x02 | ||
| 774 | #define DA9063_VBPRO_SEL 0x04 | ||
| 775 | #define DA9063_VBMEM_SEL 0x08 | ||
| 776 | #define DA9063_VBPERI_SEL 0x10 | ||
| 777 | #define DA9063_VLDO1_SEL 0x20 | ||
| 778 | #define DA9063_VLDO2_SEL 0x40 | ||
| 779 | #define DA9063_VLDO3_SEL 0x80 | ||
| 780 | |||
| 781 | /* DA9063_REG_DVC_2 (addr=0x33) */ | ||
| 782 | #define DA9063_VBIO_SEL 0x01 | ||
| 783 | #define DA9063_VLDO4_SEL 0x80 | ||
| 784 | |||
| 785 | /* DA9063_REG_ADC_MAN (addr=0x34) */ | ||
| 786 | #define DA9063_ADC_MUX_MASK 0x0F | ||
| 787 | #define DA9063_ADC_MUX_VSYS 0x00 | ||
| 788 | #define DA9063_ADC_MUX_ADCIN1 0x01 | ||
| 789 | #define DA9063_ADC_MUX_ADCIN2 0x02 | ||
| 790 | #define DA9063_ADC_MUX_ADCIN3 0x03 | ||
| 791 | #define DA9063_ADC_MUX_T_SENSE 0x04 | ||
| 792 | #define DA9063_ADC_MUX_VBBAT 0x05 | ||
| 793 | #define DA9063_ADC_MUX_LDO_G1 0x08 | ||
| 794 | #define DA9063_ADC_MUX_LDO_G2 0x09 | ||
| 795 | #define DA9063_ADC_MUX_LDO_G3 0x0A | ||
| 796 | #define DA9063_ADC_MAN 0x10 | ||
| 797 | #define DA9063_ADC_MODE 0x20 | ||
| 798 | |||
| 799 | /* DA9063_REG_ADC_CONT (addr=0x35) */ | ||
| 800 | #define DA9063_ADC_AUTO_VSYS_EN 0x01 | ||
| 801 | #define DA9063_ADC_AUTO_AD1_EN 0x02 | ||
| 802 | #define DA9063_ADC_AUTO_AD2_EN 0x04 | ||
| 803 | #define DA9063_ADC_AUTO_AD3_EN 0x08 | ||
| 804 | #define DA9063_ADC_AD1_ISRC_EN 0x10 | ||
| 805 | #define DA9063_ADC_AD2_ISRC_EN 0x20 | ||
| 806 | #define DA9063_ADC_AD3_ISRC_EN 0x40 | ||
| 807 | #define DA9063_COMP1V2_EN 0x80 | ||
| 808 | |||
| 809 | /* DA9063_REG_VSYS_MON (addr=0x36) */ | ||
| 810 | #define DA9063_VSYS_VAL_MASK 0xFF | ||
| 811 | #define DA9063_VSYS_VAL_BASE 0x00 | ||
| 812 | |||
| 813 | /* DA9063_REG_ADC_RES_L (addr=0x37) */ | ||
| 814 | #define DA9063_ADC_RES_L_BITS 2 | ||
| 815 | #define DA9063_ADC_RES_L_MASK 0xC0 | ||
| 816 | |||
| 817 | /* DA9063_REG_ADC_RES_H (addr=0x38) */ | ||
| 818 | #define DA9063_ADC_RES_M_BITS 8 | ||
| 819 | #define DA9063_ADC_RES_M_MASK 0xFF | ||
| 820 | |||
| 821 | /* DA9063_REG_(xxx_RES/ADC_RES_H) (addr=0x39-0x3F) */ | ||
| 822 | #define DA9063_ADC_VAL_MASK 0xFF | ||
| 823 | |||
| 824 | /* DA9063_REG_COUNT_S (addr=0x40) */ | ||
| 825 | #define DA9063_RTC_READ 0x80 | ||
| 826 | #define DA9063_COUNT_SEC_MASK 0x3F | ||
| 827 | |||
| 828 | /* DA9063_REG_COUNT_MI (addr=0x41) */ | ||
| 829 | #define DA9063_COUNT_MIN_MASK 0x3F | ||
| 830 | |||
| 831 | /* DA9063_REG_COUNT_H (addr=0x42) */ | ||
| 832 | #define DA9063_COUNT_HOUR_MASK 0x1F | ||
| 833 | |||
| 834 | /* DA9063_REG_COUNT_D (addr=0x43) */ | ||
| 835 | #define DA9063_COUNT_DAY_MASK 0x1F | ||
| 836 | |||
| 837 | /* DA9063_REG_COUNT_MO (addr=0x44) */ | ||
| 838 | #define DA9063_COUNT_MONTH_MASK 0x0F | ||
| 839 | |||
| 840 | /* DA9063_REG_COUNT_Y (addr=0x45) */ | ||
| 841 | #define DA9063_COUNT_YEAR_MASK 0x3F | ||
| 842 | #define DA9063_MONITOR 0x40 | ||
| 843 | |||
| 844 | /* DA9063_REG_ALARM_MI (addr=0x46) */ | ||
| 845 | #define DA9063_ALARM_STATUS_ALARM 0x80 | ||
| 846 | #define DA9063_ALARM_STATUS_TICK 0x40 | ||
| 847 | #define DA9063_ALARM_MIN_MASK 0x3F | ||
| 848 | |||
| 849 | /* DA9063_REG_ALARM_H (addr=0x47) */ | ||
| 850 | #define DA9063_ALARM_HOUR_MASK 0x1F | ||
| 851 | |||
| 852 | /* DA9063_REG_ALARM_D (addr=0x48) */ | ||
| 853 | #define DA9063_ALARM_DAY_MASK 0x1F | ||
| 854 | |||
| 855 | /* DA9063_REG_ALARM_MO (addr=0x49) */ | ||
| 856 | #define DA9063_TICK_WAKE 0x20 | ||
| 857 | #define DA9063_TICK_TYPE 0x10 | ||
| 858 | #define DA9063_TICK_TYPE_SEC 0x00 | ||
| 859 | #define DA9063_TICK_TYPE_MIN 0x10 | ||
| 860 | #define DA9063_ALARM_MONTH_MASK 0x0F | ||
| 861 | |||
| 862 | /* DA9063_REG_ALARM_Y (addr=0x4A) */ | ||
| 863 | #define DA9063_TICK_ON 0x80 | ||
| 864 | #define DA9063_ALARM_ON 0x40 | ||
| 865 | #define DA9063_ALARM_YEAR_MASK 0x3F | ||
| 866 | |||
| 867 | /* DA9063_REG_WAIT (addr=0x97)*/ | ||
| 868 | #define DA9063_REG_WAIT_TIME_MASK 0xF | ||
| 869 | #define DA9063_WAIT_TIME_0_US 0x0 | ||
| 870 | #define DA9063_WAIT_TIME_512_US 0x1 | ||
| 871 | #define DA9063_WAIT_TIME_1_MS 0x2 | ||
| 872 | #define DA9063_WAIT_TIME_2_MS 0x3 | ||
| 873 | #define DA9063_WAIT_TIME_4_1_MS 0x4 | ||
| 874 | #define DA9063_WAIT_TIME_8_2_MS 0x5 | ||
| 875 | #define DA9063_WAIT_TIME_16_4_MS 0x6 | ||
| 876 | #define DA9063_WAIT_TIME_32_8_MS 0x7 | ||
| 877 | #define DA9063_WAIT_TIME_65_5_MS 0x8 | ||
| 878 | #define DA9063_WAIT_TIME_128_MS 0x9 | ||
| 879 | #define DA9063_WAIT_TIME_256_MS 0xA | ||
| 880 | #define DA9063_WAIT_TIME_512_MS 0xB | ||
| 881 | #define DA9063_WAIT_TIME_1_S 0xC | ||
| 882 | #define DA9063_WAIT_TIME_2_1_S 0xD | ||
| 883 | |||
| 884 | /* DA9063_REG_EN_32K (addr=0x98)*/ | ||
| 885 | #define DA9063_STABILIZ_TIME_MASK 0x7 | ||
| 886 | #define DA9063_CRYSTAL 0x08 | ||
| 887 | #define DA9063_DELAY_MODE 0x10 | ||
| 888 | #define DA9063_OUT_CLOCK 0x20 | ||
| 889 | #define DA9063_RTC_CLOCK 0x40 | ||
| 890 | #define DA9063_OUT_32K_EN 0x80 | ||
| 891 | |||
| 892 | /* DA9063_REG_CHIP_VARIANT */ | ||
| 893 | #define DA9063_CHIP_VARIANT_SHIFT 4 | ||
| 894 | |||
| 895 | /* DA9063_REG_BUCK_ILIM_A (addr=0x9A) */ | ||
| 896 | #define DA9063_BIO_ILIM_MASK 0x0F | ||
| 897 | #define DA9063_BMEM_ILIM_MASK 0xF0 | ||
| 898 | |||
| 899 | /* DA9063_REG_BUCK_ILIM_B (addr=0x9B) */ | ||
| 900 | #define DA9063_BPRO_ILIM_MASK 0x0F | ||
| 901 | #define DA9063_BPERI_ILIM_MASK 0xF0 | ||
| 902 | |||
| 903 | /* DA9063_REG_BUCK_ILIM_C (addr=0x9C) */ | ||
| 904 | #define DA9063_BCORE1_ILIM_MASK 0x0F | ||
| 905 | #define DA9063_BCORE2_ILIM_MASK 0xF0 | ||
| 906 | |||
| 907 | /* DA9063_REG_Bxxxx_CFG common bits (addr=0x9D-0xA2) */ | ||
| 908 | #define DA9063_BUCK_FB_MASK 0x07 | ||
| 909 | #define DA9063_BUCK_PD_DIS_SHIFT 5 | ||
| 910 | #define DA9063_BUCK_MODE_MASK 0xC0 | ||
| 911 | #define DA9063_BUCK_MODE_MANUAL 0x00 | ||
| 912 | #define DA9063_BUCK_MODE_SLEEP 0x40 | ||
| 913 | #define DA9063_BUCK_MODE_SYNC 0x80 | ||
| 914 | #define DA9063_BUCK_MODE_AUTO 0xC0 | ||
| 915 | |||
| 916 | /* DA9063_REG_BPRO_CFG (addr=0x9F) */ | ||
| 917 | #define DA9063_BPRO_VTTR_EN 0x08 | ||
| 918 | #define DA9063_BPRO_VTT_EN 0x10 | ||
| 919 | |||
| 920 | /* DA9063_REG_VBxxxx_A/B (addr=0xA3-0xA8, 0xB4-0xB9) */ | ||
| 921 | #define DA9063_VBUCK_MASK 0x7F | ||
| 922 | #define DA9063_VBUCK_BIAS 0 | ||
| 923 | #define DA9063_BUCK_SL 0x80 | ||
| 924 | |||
| 925 | /* DA9063_REG_VLDOx_A/B (addr=0xA9-0x3, 0xBA-0xC4) */ | ||
| 926 | #define DA9063_LDO_SL 0x80 | ||
| 927 | |||
| 928 | /* DA9063_REG_VLDO1_A/B (addr=0xA9, 0xBA) */ | ||
| 929 | #define DA9063_VLDO1_MASK 0x3F | ||
| 930 | #define DA9063_VLDO1_BIAS 0 | ||
| 931 | |||
| 932 | /* DA9063_REG_VLDO2_A/B (addr=0xAA, 0xBB) */ | ||
| 933 | #define DA9063_VLDO2_MASK 0x3F | ||
| 934 | #define DA9063_VLDO2_BIAS 0 | ||
| 935 | |||
| 936 | /* DA9063_REG_VLDO3_A/B (addr=0xAB, 0xBC) */ | ||
| 937 | #define DA9063_VLDO3_MASK 0x7F | ||
| 938 | #define DA9063_VLDO3_BIAS 0 | ||
| 939 | |||
| 940 | /* DA9063_REG_VLDO4_A/B (addr=0xAC, 0xBD) */ | ||
| 941 | #define DA9063_VLDO4_MASK 0x7F | ||
| 942 | #define DA9063_VLDO4_BIAS 0 | ||
| 943 | |||
| 944 | /* DA9063_REG_VLDO5_A/B (addr=0xAD, 0xBE) */ | ||
| 945 | #define DA9063_VLDO5_MASK 0x3F | ||
| 946 | #define DA9063_VLDO5_BIAS 2 | ||
| 947 | |||
| 948 | /* DA9063_REG_VLDO6_A/B (addr=0xAE, 0xBF) */ | ||
| 949 | #define DA9063_VLDO6_MASK 0x3F | ||
| 950 | #define DA9063_VLDO6_BIAS 2 | ||
| 951 | |||
| 952 | /* DA9063_REG_VLDO7_A/B (addr=0xAF, 0xC0) */ | ||
| 953 | #define DA9063_VLDO7_MASK 0x3F | ||
| 954 | #define DA9063_VLDO7_BIAS 2 | ||
| 955 | |||
| 956 | /* DA9063_REG_VLDO8_A/B (addr=0xB0, 0xC1) */ | ||
| 957 | #define DA9063_VLDO8_MASK 0x3F | ||
| 958 | #define DA9063_VLDO8_BIAS 2 | ||
| 959 | |||
| 960 | /* DA9063_REG_VLDO9_A/B (addr=0xB1, 0xC2) */ | ||
| 961 | #define DA9063_VLDO9_MASK 0x3F | ||
| 962 | #define DA9063_VLDO9_BIAS 3 | ||
| 963 | |||
| 964 | /* DA9063_REG_VLDO10_A/B (addr=0xB2, 0xC3) */ | ||
| 965 | #define DA9063_VLDO10_MASK 0x3F | ||
| 966 | #define DA9063_VLDO10_BIAS 2 | ||
| 967 | |||
| 968 | /* DA9063_REG_VLDO11_A/B (addr=0xB3, 0xC4) */ | ||
| 969 | #define DA9063_VLDO11_MASK 0x3F | ||
| 970 | #define DA9063_VLDO11_BIAS 2 | ||
| 971 | |||
| 972 | /* DA9063_REG_GPO11_LED (addr=0xC6) */ | ||
| 973 | /* DA9063_REG_GPO14_LED (addr=0xC7) */ | ||
| 974 | /* DA9063_REG_GPO15_LED (addr=0xC8) */ | ||
| 975 | #define DA9063_GPIO_DIM 0x80 | ||
| 976 | #define DA9063_GPIO_PWM_MASK 0x7F | ||
| 977 | |||
| 978 | /* DA9063_REG_CONFIG_H (addr=0x10D) */ | ||
| 979 | #define DA9063_PWM_CLK_MASK 0x01 | ||
| 980 | #define DA9063_PWM_CLK_PWM2MHZ 0x00 | ||
| 981 | #define DA9063_PWM_CLK_PWM1MHZ 0x01 | ||
| 982 | #define DA9063_LDO8_MODE_MASK 0x02 | ||
| 983 | #define DA9063_LDO8_MODE_LDO 0 | ||
| 984 | #define DA9063_LDO8_MODE_VIBR 0x02 | ||
| 985 | #define DA9063_MERGE_SENSE_MASK 0x04 | ||
| 986 | #define DA9063_MERGE_SENSE_GP_FB2 0x00 | ||
| 987 | #define DA9063_MERGE_SENSE_GPIO4 0x04 | ||
| 988 | #define DA9063_BCORE_MERGE 0x08 | ||
| 989 | #define DA9063_BPRO_OD 0x10 | ||
| 990 | #define DA9063_BCORE2_OD 0x20 | ||
| 991 | #define DA9063_BCORE1_OD 0x40 | ||
| 992 | #define DA9063_BUCK_MERGE 0x80 | ||
| 993 | |||
| 994 | /* DA9063_REG_CONFIG_I (addr=0x10E) */ | ||
| 995 | #define DA9063_NONKEY_PIN_MASK 0x03 | ||
| 996 | #define DA9063_NONKEY_PIN_PORT 0x00 | ||
| 997 | #define DA9063_NONKEY_PIN_SWDOWN 0x01 | ||
| 998 | #define DA9063_NONKEY_PIN_AUTODOWN 0x02 | ||
| 999 | #define DA9063_NONKEY_PIN_AUTOFLPRT 0x03 | ||
| 1000 | |||
| 1001 | /* DA9063_REG_MON_REG_5 (addr=0x116) */ | ||
| 1002 | #define DA9063_MON_A8_IDX_MASK 0x07 | ||
| 1003 | #define DA9063_MON_A8_IDX_NONE 0x00 | ||
| 1004 | #define DA9063_MON_A8_IDX_BCORE1 0x01 | ||
| 1005 | #define DA9063_MON_A8_IDX_BCORE2 0x02 | ||
| 1006 | #define DA9063_MON_A8_IDX_BPRO 0x03 | ||
| 1007 | #define DA9063_MON_A8_IDX_LDO3 0x04 | ||
| 1008 | #define DA9063_MON_A8_IDX_LDO4 0x05 | ||
| 1009 | #define DA9063_MON_A8_IDX_LDO11 0x06 | ||
| 1010 | #define DA9063_MON_A9_IDX_MASK 0x70 | ||
| 1011 | #define DA9063_MON_A9_IDX_NONE 0x00 | ||
| 1012 | #define DA9063_MON_A9_IDX_BIO 0x01 | ||
| 1013 | #define DA9063_MON_A9_IDX_BMEM 0x02 | ||
| 1014 | #define DA9063_MON_A9_IDX_BPERI 0x03 | ||
| 1015 | #define DA9063_MON_A9_IDX_LDO1 0x04 | ||
| 1016 | #define DA9063_MON_A9_IDX_LDO2 0x05 | ||
| 1017 | #define DA9063_MON_A9_IDX_LDO5 0x06 | ||
| 1018 | |||
| 1019 | /* DA9063_REG_MON_REG_6 (addr=0x117) */ | ||
| 1020 | #define DA9063_MON_A10_IDX_MASK 0x07 | ||
| 1021 | #define DA9063_MON_A10_IDX_NONE 0x00 | ||
| 1022 | #define DA9063_MON_A10_IDX_LDO6 0x01 | ||
| 1023 | #define DA9063_MON_A10_IDX_LDO7 0x02 | ||
| 1024 | #define DA9063_MON_A10_IDX_LDO8 0x03 | ||
| 1025 | #define DA9063_MON_A10_IDX_LDO9 0x04 | ||
| 1026 | #define DA9063_MON_A10_IDX_LDO10 0x05 | ||
| 1027 | |||
| 1028 | #endif /* _DA9063_REG_H */ | ||
