diff options
Diffstat (limited to 'arch/mips/pnx833x/common/interrupts.c')
-rw-r--r-- | arch/mips/pnx833x/common/interrupts.c | 110 |
1 files changed, 55 insertions, 55 deletions
diff --git a/arch/mips/pnx833x/common/interrupts.c b/arch/mips/pnx833x/common/interrupts.c index a86d5d5fceb0..a4a90596c0ad 100644 --- a/arch/mips/pnx833x/common/interrupts.c +++ b/arch/mips/pnx833x/common/interrupts.c | |||
@@ -35,64 +35,64 @@ static int mips_cpu_timer_irq; | |||
35 | static const unsigned int irq_prio[PNX833X_PIC_NUM_IRQ] = | 35 | static const unsigned int irq_prio[PNX833X_PIC_NUM_IRQ] = |
36 | { | 36 | { |
37 | 0, /* unused */ | 37 | 0, /* unused */ |
38 | 4, /* PNX833X_PIC_I2C0_INT 1 */ | 38 | 4, /* PNX833X_PIC_I2C0_INT 1 */ |
39 | 4, /* PNX833X_PIC_I2C1_INT 2 */ | 39 | 4, /* PNX833X_PIC_I2C1_INT 2 */ |
40 | 1, /* PNX833X_PIC_UART0_INT 3 */ | 40 | 1, /* PNX833X_PIC_UART0_INT 3 */ |
41 | 1, /* PNX833X_PIC_UART1_INT 4 */ | 41 | 1, /* PNX833X_PIC_UART1_INT 4 */ |
42 | 6, /* PNX833X_PIC_TS_IN0_DV_INT 5 */ | 42 | 6, /* PNX833X_PIC_TS_IN0_DV_INT 5 */ |
43 | 6, /* PNX833X_PIC_TS_IN0_DMA_INT 6 */ | 43 | 6, /* PNX833X_PIC_TS_IN0_DMA_INT 6 */ |
44 | 7, /* PNX833X_PIC_GPIO_INT 7 */ | 44 | 7, /* PNX833X_PIC_GPIO_INT 7 */ |
45 | 4, /* PNX833X_PIC_AUDIO_DEC_INT 8 */ | 45 | 4, /* PNX833X_PIC_AUDIO_DEC_INT 8 */ |
46 | 5, /* PNX833X_PIC_VIDEO_DEC_INT 9 */ | 46 | 5, /* PNX833X_PIC_VIDEO_DEC_INT 9 */ |
47 | 4, /* PNX833X_PIC_CONFIG_INT 10 */ | 47 | 4, /* PNX833X_PIC_CONFIG_INT 10 */ |
48 | 4, /* PNX833X_PIC_AOI_INT 11 */ | 48 | 4, /* PNX833X_PIC_AOI_INT 11 */ |
49 | 9, /* PNX833X_PIC_SYNC_INT 12 */ | 49 | 9, /* PNX833X_PIC_SYNC_INT 12 */ |
50 | 9, /* PNX8335_PIC_SATA_INT 13 */ | 50 | 9, /* PNX8335_PIC_SATA_INT 13 */ |
51 | 4, /* PNX833X_PIC_OSD_INT 14 */ | 51 | 4, /* PNX833X_PIC_OSD_INT 14 */ |
52 | 9, /* PNX833X_PIC_DISP1_INT 15 */ | 52 | 9, /* PNX833X_PIC_DISP1_INT 15 */ |
53 | 4, /* PNX833X_PIC_DEINTERLACER_INT 16 */ | 53 | 4, /* PNX833X_PIC_DEINTERLACER_INT 16 */ |
54 | 9, /* PNX833X_PIC_DISPLAY2_INT 17 */ | 54 | 9, /* PNX833X_PIC_DISPLAY2_INT 17 */ |
55 | 4, /* PNX833X_PIC_VC_INT 18 */ | 55 | 4, /* PNX833X_PIC_VC_INT 18 */ |
56 | 4, /* PNX833X_PIC_SC_INT 19 */ | 56 | 4, /* PNX833X_PIC_SC_INT 19 */ |
57 | 9, /* PNX833X_PIC_IDE_INT 20 */ | 57 | 9, /* PNX833X_PIC_IDE_INT 20 */ |
58 | 9, /* PNX833X_PIC_IDE_DMA_INT 21 */ | 58 | 9, /* PNX833X_PIC_IDE_DMA_INT 21 */ |
59 | 6, /* PNX833X_PIC_TS_IN1_DV_INT 22 */ | 59 | 6, /* PNX833X_PIC_TS_IN1_DV_INT 22 */ |
60 | 6, /* PNX833X_PIC_TS_IN1_DMA_INT 23 */ | 60 | 6, /* PNX833X_PIC_TS_IN1_DMA_INT 23 */ |
61 | 4, /* PNX833X_PIC_SGDX_DMA_INT 24 */ | 61 | 4, /* PNX833X_PIC_SGDX_DMA_INT 24 */ |
62 | 4, /* PNX833X_PIC_TS_OUT_INT 25 */ | 62 | 4, /* PNX833X_PIC_TS_OUT_INT 25 */ |
63 | 4, /* PNX833X_PIC_IR_INT 26 */ | 63 | 4, /* PNX833X_PIC_IR_INT 26 */ |
64 | 3, /* PNX833X_PIC_VMSP1_INT 27 */ | 64 | 3, /* PNX833X_PIC_VMSP1_INT 27 */ |
65 | 3, /* PNX833X_PIC_VMSP2_INT 28 */ | 65 | 3, /* PNX833X_PIC_VMSP2_INT 28 */ |
66 | 4, /* PNX833X_PIC_PIBC_INT 29 */ | 66 | 4, /* PNX833X_PIC_PIBC_INT 29 */ |
67 | 4, /* PNX833X_PIC_TS_IN0_TRD_INT 30 */ | 67 | 4, /* PNX833X_PIC_TS_IN0_TRD_INT 30 */ |
68 | 4, /* PNX833X_PIC_SGDX_TPD_INT 31 */ | 68 | 4, /* PNX833X_PIC_SGDX_TPD_INT 31 */ |
69 | 5, /* PNX833X_PIC_USB_INT 32 */ | 69 | 5, /* PNX833X_PIC_USB_INT 32 */ |
70 | 4, /* PNX833X_PIC_TS_IN1_TRD_INT 33 */ | 70 | 4, /* PNX833X_PIC_TS_IN1_TRD_INT 33 */ |
71 | 4, /* PNX833X_PIC_CLOCK_INT 34 */ | 71 | 4, /* PNX833X_PIC_CLOCK_INT 34 */ |
72 | 4, /* PNX833X_PIC_SGDX_PARSER_INT 35 */ | 72 | 4, /* PNX833X_PIC_SGDX_PARSER_INT 35 */ |
73 | 4, /* PNX833X_PIC_VMSP_DMA_INT 36 */ | 73 | 4, /* PNX833X_PIC_VMSP_DMA_INT 36 */ |
74 | #if defined(CONFIG_SOC_PNX8335) | 74 | #if defined(CONFIG_SOC_PNX8335) |
75 | 4, /* PNX8335_PIC_MIU_INT 37 */ | 75 | 4, /* PNX8335_PIC_MIU_INT 37 */ |
76 | 4, /* PNX8335_PIC_AVCHIP_IRQ_INT 38 */ | 76 | 4, /* PNX8335_PIC_AVCHIP_IRQ_INT 38 */ |
77 | 9, /* PNX8335_PIC_SYNC_HD_INT 39 */ | 77 | 9, /* PNX8335_PIC_SYNC_HD_INT 39 */ |
78 | 9, /* PNX8335_PIC_DISP_HD_INT 40 */ | 78 | 9, /* PNX8335_PIC_DISP_HD_INT 40 */ |
79 | 9, /* PNX8335_PIC_DISP_SCALER_INT 41 */ | 79 | 9, /* PNX8335_PIC_DISP_SCALER_INT 41 */ |
80 | 4, /* PNX8335_PIC_OSD_HD1_INT 42 */ | 80 | 4, /* PNX8335_PIC_OSD_HD1_INT 42 */ |
81 | 4, /* PNX8335_PIC_DTL_WRITER_Y_INT 43 */ | 81 | 4, /* PNX8335_PIC_DTL_WRITER_Y_INT 43 */ |
82 | 4, /* PNX8335_PIC_DTL_WRITER_C_INT 44 */ | 82 | 4, /* PNX8335_PIC_DTL_WRITER_C_INT 44 */ |
83 | 4, /* PNX8335_PIC_DTL_EMULATOR_Y_IR_INT 45 */ | 83 | 4, /* PNX8335_PIC_DTL_EMULATOR_Y_IR_INT 45 */ |
84 | 4, /* PNX8335_PIC_DTL_EMULATOR_C_IR_INT 46 */ | 84 | 4, /* PNX8335_PIC_DTL_EMULATOR_C_IR_INT 46 */ |
85 | 4, /* PNX8335_PIC_DENC_TTX_INT 47 */ | 85 | 4, /* PNX8335_PIC_DENC_TTX_INT 47 */ |
86 | 4, /* PNX8335_PIC_MMI_SIF0_INT 48 */ | 86 | 4, /* PNX8335_PIC_MMI_SIF0_INT 48 */ |
87 | 4, /* PNX8335_PIC_MMI_SIF1_INT 49 */ | 87 | 4, /* PNX8335_PIC_MMI_SIF1_INT 49 */ |
88 | 4, /* PNX8335_PIC_MMI_CDMMU_INT 50 */ | 88 | 4, /* PNX8335_PIC_MMI_CDMMU_INT 50 */ |
89 | 4, /* PNX8335_PIC_PIBCS_INT 51 */ | 89 | 4, /* PNX8335_PIC_PIBCS_INT 51 */ |
90 | 12, /* PNX8335_PIC_ETHERNET_INT 52 */ | 90 | 12, /* PNX8335_PIC_ETHERNET_INT 52 */ |
91 | 3, /* PNX8335_PIC_VMSP1_0_INT 53 */ | 91 | 3, /* PNX8335_PIC_VMSP1_0_INT 53 */ |
92 | 3, /* PNX8335_PIC_VMSP1_1_INT 54 */ | 92 | 3, /* PNX8335_PIC_VMSP1_1_INT 54 */ |
93 | 4, /* PNX8335_PIC_VMSP1_DMA_INT 55 */ | 93 | 4, /* PNX8335_PIC_VMSP1_DMA_INT 55 */ |
94 | 4, /* PNX8335_PIC_TDGR_DE_INT 56 */ | 94 | 4, /* PNX8335_PIC_TDGR_DE_INT 56 */ |
95 | 4, /* PNX8335_PIC_IR1_IRQ_INT 57 */ | 95 | 4, /* PNX8335_PIC_IR1_IRQ_INT 57 */ |
96 | #endif | 96 | #endif |
97 | }; | 97 | }; |
98 | 98 | ||