aboutsummaryrefslogtreecommitdiffstats
path: root/drivers/reset/reset-uniphier.c
diff options
context:
space:
mode:
authorKunihiko Hayashi <hayashi.kunihiko@socionext.com>2017-08-28 05:59:38 -0400
committerPhilipp Zabel <p.zabel@pengutronix.de>2017-10-04 04:36:02 -0400
commit4c05c4a5ee64616583f836938ccf48dc01dd52cf (patch)
treeca661bd2183c7791b0d0cdd44720a15475da5a48 /drivers/reset/reset-uniphier.c
parentf450f28e70a2378d9d6ded0932fe480055888cfa (diff)
reset: uniphier: add ethernet reset control support
Add reset lines for ethernet controller on Pro4, PXs2, LD11 and LD20 SoCs. Signed-off-by: Kunihiko Hayashi <hayashi.kunihiko@socionext.com> Acked-by: Masahiro Yamada <yamada.masahiro@socionext.com> Signed-off-by: Philipp Zabel <p.zabel@pengutronix.de>
Diffstat (limited to 'drivers/reset/reset-uniphier.c')
-rw-r--r--drivers/reset/reset-uniphier.c4
1 files changed, 4 insertions, 0 deletions
diff --git a/drivers/reset/reset-uniphier.c b/drivers/reset/reset-uniphier.c
index bda2dd196ae5..6e40f7db4243 100644
--- a/drivers/reset/reset-uniphier.c
+++ b/drivers/reset/reset-uniphier.c
@@ -58,6 +58,7 @@ static const struct uniphier_reset_data uniphier_ld4_sys_reset_data[] = {
58 58
59static const struct uniphier_reset_data uniphier_pro4_sys_reset_data[] = { 59static const struct uniphier_reset_data uniphier_pro4_sys_reset_data[] = {
60 UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */ 60 UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
61 UNIPHIER_RESETX(6, 0x2000, 12), /* Ether */
61 UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (HSC, MIO, RLE) */ 62 UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (HSC, MIO, RLE) */
62 UNIPHIER_RESETX(12, 0x2000, 6), /* GIO (Ether, SATA, USB3) */ 63 UNIPHIER_RESETX(12, 0x2000, 6), /* GIO (Ether, SATA, USB3) */
63 UNIPHIER_RESETX(14, 0x2000, 17), /* USB30 */ 64 UNIPHIER_RESETX(14, 0x2000, 17), /* USB30 */
@@ -76,6 +77,7 @@ static const struct uniphier_reset_data uniphier_pro5_sys_reset_data[] = {
76 77
77static const struct uniphier_reset_data uniphier_pxs2_sys_reset_data[] = { 78static const struct uniphier_reset_data uniphier_pxs2_sys_reset_data[] = {
78 UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */ 79 UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
80 UNIPHIER_RESETX(6, 0x2000, 12), /* Ether */
79 UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (HSC, RLE) */ 81 UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (HSC, RLE) */
80 UNIPHIER_RESETX(14, 0x2000, 17), /* USB30 */ 82 UNIPHIER_RESETX(14, 0x2000, 17), /* USB30 */
81 UNIPHIER_RESETX(15, 0x2004, 17), /* USB31 */ 83 UNIPHIER_RESETX(15, 0x2004, 17), /* USB31 */
@@ -92,6 +94,7 @@ static const struct uniphier_reset_data uniphier_pxs2_sys_reset_data[] = {
92static const struct uniphier_reset_data uniphier_ld11_sys_reset_data[] = { 94static const struct uniphier_reset_data uniphier_ld11_sys_reset_data[] = {
93 UNIPHIER_RESETX(2, 0x200c, 0), /* NAND */ 95 UNIPHIER_RESETX(2, 0x200c, 0), /* NAND */
94 UNIPHIER_RESETX(4, 0x200c, 2), /* eMMC */ 96 UNIPHIER_RESETX(4, 0x200c, 2), /* eMMC */
97 UNIPHIER_RESETX(6, 0x200c, 6), /* Ether */
95 UNIPHIER_RESETX(8, 0x200c, 8), /* STDMAC (HSC, MIO) */ 98 UNIPHIER_RESETX(8, 0x200c, 8), /* STDMAC (HSC, MIO) */
96 UNIPHIER_RESETX(40, 0x2008, 0), /* AIO */ 99 UNIPHIER_RESETX(40, 0x2008, 0), /* AIO */
97 UNIPHIER_RESETX(41, 0x2008, 1), /* EVEA */ 100 UNIPHIER_RESETX(41, 0x2008, 1), /* EVEA */
@@ -102,6 +105,7 @@ static const struct uniphier_reset_data uniphier_ld11_sys_reset_data[] = {
102static const struct uniphier_reset_data uniphier_ld20_sys_reset_data[] = { 105static const struct uniphier_reset_data uniphier_ld20_sys_reset_data[] = {
103 UNIPHIER_RESETX(2, 0x200c, 0), /* NAND */ 106 UNIPHIER_RESETX(2, 0x200c, 0), /* NAND */
104 UNIPHIER_RESETX(4, 0x200c, 2), /* eMMC */ 107 UNIPHIER_RESETX(4, 0x200c, 2), /* eMMC */
108 UNIPHIER_RESETX(6, 0x200c, 6), /* Ether */
105 UNIPHIER_RESETX(8, 0x200c, 8), /* STDMAC (HSC) */ 109 UNIPHIER_RESETX(8, 0x200c, 8), /* STDMAC (HSC) */
106 UNIPHIER_RESETX(12, 0x200c, 5), /* GIO (PCIe, USB3) */ 110 UNIPHIER_RESETX(12, 0x200c, 5), /* GIO (PCIe, USB3) */
107 UNIPHIER_RESETX(16, 0x200c, 12), /* USB30-PHY0 */ 111 UNIPHIER_RESETX(16, 0x200c, 12), /* USB30-PHY0 */