diff options
author | Greg Ungerer <gerg@uclinux.org> | 2011-03-08 17:59:35 -0500 |
---|---|---|
committer | Greg Ungerer <gerg@uclinux.org> | 2011-03-15 07:01:56 -0400 |
commit | 9516de490ee2131020153df19d0588b65d938ccb (patch) | |
tree | 1d56eb599c80d0cbc4dd43faa6a6c14d3aad8737 /arch/m68knommu | |
parent | d5365ca5aa65a4988a8c713f0f902f367ae7cdb3 (diff) |
m68knommu: fix gpio warnings for ColdFire 520x targets
Fix these compiler warnings:
rch/m68knommu/platform/520x/gpio.c:35:3: warning: initialisation makes pointer from integer without a cast
arch/m68knommu/platform/520x/gpio.c:36:3: warning: initialisation makes pointer from integer without a cast
arch/m68knommu/platform/520x/gpio.c:37:3: warning: initialisation makes pointer from integer without a cast
arch/m68knommu/platform/520x/gpio.c:51:3: warning: initialisation makes pointer from integer without a cast
arch/m68knommu/platform/520x/gpio.c:52:3: warning: initialisation makes pointer from integer without a cast
...
Signed-off-by: Greg Ungerer <gerg@uclinux.org>
Diffstat (limited to 'arch/m68knommu')
-rw-r--r-- | arch/m68knommu/platform/520x/gpio.c | 96 |
1 files changed, 48 insertions, 48 deletions
diff --git a/arch/m68knommu/platform/520x/gpio.c b/arch/m68knommu/platform/520x/gpio.c index 15b5bb62a698..d757328563d1 100644 --- a/arch/m68knommu/platform/520x/gpio.c +++ b/arch/m68knommu/platform/520x/gpio.c | |||
@@ -32,9 +32,9 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = { | |||
32 | .set = mcf_gpio_set_value, | 32 | .set = mcf_gpio_set_value, |
33 | .ngpio = 8, | 33 | .ngpio = 8, |
34 | }, | 34 | }, |
35 | .pddr = MCFEPORT_EPDDR, | 35 | .pddr = (void __iomem *) MCFEPORT_EPDDR, |
36 | .podr = MCFEPORT_EPDR, | 36 | .podr = (void __iomem *) MCFEPORT_EPDR, |
37 | .ppdr = MCFEPORT_EPPDR, | 37 | .ppdr = (void __iomem *) MCFEPORT_EPPDR, |
38 | }, | 38 | }, |
39 | { | 39 | { |
40 | .gpio_chip = { | 40 | .gpio_chip = { |
@@ -48,11 +48,11 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = { | |||
48 | .base = 8, | 48 | .base = 8, |
49 | .ngpio = 4, | 49 | .ngpio = 4, |
50 | }, | 50 | }, |
51 | .pddr = MCFGPIO_PDDR_BUSCTL, | 51 | .pddr = (void __iomem *) MCFGPIO_PDDR_BUSCTL, |
52 | .podr = MCFGPIO_PODR_BUSCTL, | 52 | .podr = (void __iomem *) MCFGPIO_PODR_BUSCTL, |
53 | .ppdr = MCFGPIO_PPDSDR_BUSCTL, | 53 | .ppdr = (void __iomem *) MCFGPIO_PPDSDR_BUSCTL, |
54 | .setr = MCFGPIO_PPDSDR_BUSCTL, | 54 | .setr = (void __iomem *) MCFGPIO_PPDSDR_BUSCTL, |
55 | .clrr = MCFGPIO_PCLRR_BUSCTL, | 55 | .clrr = (void __iomem *) MCFGPIO_PCLRR_BUSCTL, |
56 | }, | 56 | }, |
57 | { | 57 | { |
58 | .gpio_chip = { | 58 | .gpio_chip = { |
@@ -66,11 +66,11 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = { | |||
66 | .base = 16, | 66 | .base = 16, |
67 | .ngpio = 4, | 67 | .ngpio = 4, |
68 | }, | 68 | }, |
69 | .pddr = MCFGPIO_PDDR_BE, | 69 | .pddr = (void __iomem *) MCFGPIO_PDDR_BE, |
70 | .podr = MCFGPIO_PODR_BE, | 70 | .podr = (void __iomem *) MCFGPIO_PODR_BE, |
71 | .ppdr = MCFGPIO_PPDSDR_BE, | 71 | .ppdr = (void __iomem *) MCFGPIO_PPDSDR_BE, |
72 | .setr = MCFGPIO_PPDSDR_BE, | 72 | .setr = (void __iomem *) MCFGPIO_PPDSDR_BE, |
73 | .clrr = MCFGPIO_PCLRR_BE, | 73 | .clrr = (void __iomem *) MCFGPIO_PCLRR_BE, |
74 | }, | 74 | }, |
75 | { | 75 | { |
76 | .gpio_chip = { | 76 | .gpio_chip = { |
@@ -84,11 +84,11 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = { | |||
84 | .base = 25, | 84 | .base = 25, |
85 | .ngpio = 3, | 85 | .ngpio = 3, |
86 | }, | 86 | }, |
87 | .pddr = MCFGPIO_PDDR_CS, | 87 | .pddr = (void __iomem *) MCFGPIO_PDDR_CS, |
88 | .podr = MCFGPIO_PODR_CS, | 88 | .podr = (void __iomem *) MCFGPIO_PODR_CS, |
89 | .ppdr = MCFGPIO_PPDSDR_CS, | 89 | .ppdr = (void __iomem *) MCFGPIO_PPDSDR_CS, |
90 | .setr = MCFGPIO_PPDSDR_CS, | 90 | .setr = (void __iomem *) MCFGPIO_PPDSDR_CS, |
91 | .clrr = MCFGPIO_PCLRR_CS, | 91 | .clrr = (void __iomem *) MCFGPIO_PCLRR_CS, |
92 | }, | 92 | }, |
93 | { | 93 | { |
94 | .gpio_chip = { | 94 | .gpio_chip = { |
@@ -102,11 +102,11 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = { | |||
102 | .base = 32, | 102 | .base = 32, |
103 | .ngpio = 4, | 103 | .ngpio = 4, |
104 | }, | 104 | }, |
105 | .pddr = MCFGPIO_PDDR_FECI2C, | 105 | .pddr = (void __iomem *) MCFGPIO_PDDR_FECI2C, |
106 | .podr = MCFGPIO_PODR_FECI2C, | 106 | .podr = (void __iomem *) MCFGPIO_PODR_FECI2C, |
107 | .ppdr = MCFGPIO_PPDSDR_FECI2C, | 107 | .ppdr = (void __iomem *) MCFGPIO_PPDSDR_FECI2C, |
108 | .setr = MCFGPIO_PPDSDR_FECI2C, | 108 | .setr = (void __iomem *) MCFGPIO_PPDSDR_FECI2C, |
109 | .clrr = MCFGPIO_PCLRR_FECI2C, | 109 | .clrr = (void __iomem *) MCFGPIO_PCLRR_FECI2C, |
110 | }, | 110 | }, |
111 | { | 111 | { |
112 | .gpio_chip = { | 112 | .gpio_chip = { |
@@ -120,11 +120,11 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = { | |||
120 | .base = 40, | 120 | .base = 40, |
121 | .ngpio = 4, | 121 | .ngpio = 4, |
122 | }, | 122 | }, |
123 | .pddr = MCFGPIO_PDDR_QSPI, | 123 | .pddr = (void __iomem *) MCFGPIO_PDDR_QSPI, |
124 | .podr = MCFGPIO_PODR_QSPI, | 124 | .podr = (void __iomem *) MCFGPIO_PODR_QSPI, |
125 | .ppdr = MCFGPIO_PPDSDR_QSPI, | 125 | .ppdr = (void __iomem *) MCFGPIO_PPDSDR_QSPI, |
126 | .setr = MCFGPIO_PPDSDR_QSPI, | 126 | .setr = (void __iomem *) MCFGPIO_PPDSDR_QSPI, |
127 | .clrr = MCFGPIO_PCLRR_QSPI, | 127 | .clrr = (void __iomem *) MCFGPIO_PCLRR_QSPI, |
128 | }, | 128 | }, |
129 | { | 129 | { |
130 | .gpio_chip = { | 130 | .gpio_chip = { |
@@ -138,11 +138,11 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = { | |||
138 | .base = 48, | 138 | .base = 48, |
139 | .ngpio = 4, | 139 | .ngpio = 4, |
140 | }, | 140 | }, |
141 | .pddr = MCFGPIO_PDDR_TIMER, | 141 | .pddr = (void __iomem *) MCFGPIO_PDDR_TIMER, |
142 | .podr = MCFGPIO_PODR_TIMER, | 142 | .podr = (void __iomem *) MCFGPIO_PODR_TIMER, |
143 | .ppdr = MCFGPIO_PPDSDR_TIMER, | 143 | .ppdr = (void __iomem *) MCFGPIO_PPDSDR_TIMER, |
144 | .setr = MCFGPIO_PPDSDR_TIMER, | 144 | .setr = (void __iomem *) MCFGPIO_PPDSDR_TIMER, |
145 | .clrr = MCFGPIO_PCLRR_TIMER, | 145 | .clrr = (void __iomem *) MCFGPIO_PCLRR_TIMER, |
146 | }, | 146 | }, |
147 | { | 147 | { |
148 | .gpio_chip = { | 148 | .gpio_chip = { |
@@ -156,11 +156,11 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = { | |||
156 | .base = 56, | 156 | .base = 56, |
157 | .ngpio = 8, | 157 | .ngpio = 8, |
158 | }, | 158 | }, |
159 | .pddr = MCFGPIO_PDDR_UART, | 159 | .pddr = (void __iomem *) MCFGPIO_PDDR_UART, |
160 | .podr = MCFGPIO_PODR_UART, | 160 | .podr = (void __iomem *) MCFGPIO_PODR_UART, |
161 | .ppdr = MCFGPIO_PPDSDR_UART, | 161 | .ppdr = (void __iomem *) MCFGPIO_PPDSDR_UART, |
162 | .setr = MCFGPIO_PPDSDR_UART, | 162 | .setr = (void __iomem *) MCFGPIO_PPDSDR_UART, |
163 | .clrr = MCFGPIO_PCLRR_UART, | 163 | .clrr = (void __iomem *) MCFGPIO_PCLRR_UART, |
164 | }, | 164 | }, |
165 | { | 165 | { |
166 | .gpio_chip = { | 166 | .gpio_chip = { |
@@ -174,11 +174,11 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = { | |||
174 | .base = 64, | 174 | .base = 64, |
175 | .ngpio = 8, | 175 | .ngpio = 8, |
176 | }, | 176 | }, |
177 | .pddr = MCFGPIO_PDDR_FECH, | 177 | .pddr = (void __iomem *) MCFGPIO_PDDR_FECH, |
178 | .podr = MCFGPIO_PODR_FECH, | 178 | .podr = (void __iomem *) MCFGPIO_PODR_FECH, |
179 | .ppdr = MCFGPIO_PPDSDR_FECH, | 179 | .ppdr = (void __iomem *) MCFGPIO_PPDSDR_FECH, |
180 | .setr = MCFGPIO_PPDSDR_FECH, | 180 | .setr = (void __iomem *) MCFGPIO_PPDSDR_FECH, |
181 | .clrr = MCFGPIO_PCLRR_FECH, | 181 | .clrr = (void __iomem *) MCFGPIO_PCLRR_FECH, |
182 | }, | 182 | }, |
183 | { | 183 | { |
184 | .gpio_chip = { | 184 | .gpio_chip = { |
@@ -192,11 +192,11 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = { | |||
192 | .base = 72, | 192 | .base = 72, |
193 | .ngpio = 8, | 193 | .ngpio = 8, |
194 | }, | 194 | }, |
195 | .pddr = MCFGPIO_PDDR_FECL, | 195 | .pddr = (void __iomem *) MCFGPIO_PDDR_FECL, |
196 | .podr = MCFGPIO_PODR_FECL, | 196 | .podr = (void __iomem *) MCFGPIO_PODR_FECL, |
197 | .ppdr = MCFGPIO_PPDSDR_FECL, | 197 | .ppdr = (void __iomem *) MCFGPIO_PPDSDR_FECL, |
198 | .setr = MCFGPIO_PPDSDR_FECL, | 198 | .setr = (void __iomem *) MCFGPIO_PPDSDR_FECL, |
199 | .clrr = MCFGPIO_PCLRR_FECL, | 199 | .clrr = (void __iomem *) MCFGPIO_PCLRR_FECL, |
200 | }, | 200 | }, |
201 | }; | 201 | }; |
202 | 202 | ||